HAPS?-70系列基于FPGA的原型驗證系統(tǒng)是Synopsys為應(yīng)對SoC設(shè)計的不斷增加的規(guī)模及復(fù)雜度而推出的高性能驗證系統(tǒng)。該系統(tǒng)提供了緊密集成的原型驗證軟件和硬件,包括高速時域多路復(fù)用(HSTDM)技術(shù),它與新的HapsTrak 3 I/O連接器相結(jié)合可提供比傳統(tǒng)的連接器和引腳復(fù)用技術(shù)高出可達3倍的原型性能改進。此款新的原型系統(tǒng)利用了一個可擴展的架構(gòu)以及最新一代的賽靈思Virtex-7 FPGA器件,以支持范圍廣泛的、各種大小的設(shè)計,其容量可從1200萬到1.44億個專用集成電路(ASIC)門。HAPS用戶能夠?qū)/O帶寬用在最需要的地方,同時使未用管腳的數(shù)量減至最少。
HAPS-70系統(tǒng)與智能原型驗證軟件環(huán)境集成在一起,可實現(xiàn)更快速地分區(qū)以及自動地為各種規(guī)模設(shè)計進行原型生成和糾錯,包括從單個的IP單元和處理器子系統(tǒng)再到完整的SoC,從而簡化了從RTL到可運行原型的途徑。HAPS-70系統(tǒng)的模塊化架構(gòu)使工程師能夠使用通用的原型環(huán)境來進行IP和SoC軟件開發(fā)、軟/硬件集成和系統(tǒng)驗證,從而減少了重復(fù)工作量。Synopsys的Certify多FPGA原型驗證軟件的全新“HAPS感知”功能可將原型驗證生產(chǎn)力提高10倍。此款新的原型驗證系統(tǒng)還支持HAPS深度追蹤糾錯(HAPS Deep Trace Debug)功能以實現(xiàn)更高的糾錯效率,與FPGA片上型邏輯糾錯器上使用的傳統(tǒng)存儲器相比,存儲容量提升了將近100倍。
|