越來越多的用戶加入Vivado設計的洪流。 Xilinx Vivado? 設計套件是一種以IP和系統(tǒng)為中心的領先一代的全新SoC增強型開發(fā)環(huán)境,致力于在未來十年加速All Programmable器件的設計生產力,解決系統(tǒng)級集成和生產力瓶頸問題。這套設計工具專為系統(tǒng)設計團隊開發(fā),旨在幫助他們在更少的器件中集成更多系統(tǒng)功能,同時提升系統(tǒng)性能、降低系統(tǒng)功耗、減少物料清單(BOM)成本。
Vivado IP Integrator (IPI)是建立在Vivado設計套件基礎之上,具有器件和平臺意識到互動性、圖形化和可編寫腳本的環(huán)境,可加速在All Programmable FPGA器件中創(chuàng)建高度集成、復雜的設計。
Vivado 高層次綜合(HLS)目前用于無線、醫(yī)療、國防和消費類等應用的高級算法中,用于加速IP創(chuàng)建、它可讓賽靈思All Programmable器件直接運用C、C++和System C規(guī)范,無需手動創(chuàng)建RTL。Vivado IP Integrator和Vivado HLS結合使用能大幅降低開發(fā)成本,相對于RTL而言能降低多達15倍。Vivado HLS不僅能加速算法實現(xiàn),還能將驗證時間縮短多達1萬倍。
Xilinx為了加速設計進程,準確預測設計進度,專門針對Vivado設計套件打造了UltraFast設計方法,涵蓋開發(fā)板規(guī)劃、設計創(chuàng)建、IP集成、實現(xiàn)、編程和硬件調試等設計的各個環(huán)節(jié),是提高設計生產力的最佳實踐方法。 |