電池充電管理:適用靈活性是關(guān)鍵
降低功耗和節(jié)能的一個重要途徑是關(guān)閉電路板未使用部分,并在負載較低時降低IC所消耗的功率。高集成度可編程Power Manager II器件把電壓監(jiān)控IC整合到一個器件里面,有助于降低系統(tǒng)成本,并提高可靠性。例如,Power Manager II 1220AT8監(jiān)測多達12個電路板電源,提供多達20個開漏(open-drain)數(shù)字輸出和8個DC-DC trim/margin輸出。使用片上的48個宏單元CPLD和四個可編程定時器,該器件能生成CPU復位信號,包括脈沖拖尾和電源故障中斷。20輸出中有四個可配置為高電壓MOSFET驅(qū)動器。還有六個通用數(shù)字輸入,可用于其它控制功能。
本文引用地址:http://cafeforensic.com/article/100314.htm該設(shè)計的一個優(yōu)點是它們可以在任何使用電源敏感的平臺中充當標準的電源管理解決方案。在整個平臺和產(chǎn)品線建立這樣的標準解決方案所獲得的效率顯而易見,從設(shè)計時間和所需器件的數(shù)量上都能得到體現(xiàn)。對于低功耗和節(jié)能器件的需求在過去幾年里大大增加,而且這種趨勢將繼續(xù)下去,因此預(yù)計集成式可編程電源管理器件將得到更廣泛的使用。
萊迪思下一代電源管理器件計劃將提高集成度并包含更多功能,不僅能支持電源管理,而且可以實現(xiàn)對電路板本身的管理。其功能將擴大到包括溫度監(jiān)控、風扇控制、NV錯誤日志、用戶邏輯和系統(tǒng)接口。除了電源管理產(chǎn)品,該公司還提供一系列低功耗可編程邏輯器件,包括ispMACH 4000KZE超低功耗CPLD和LatticeECP3 FPGA系列,后者的成本與功耗大約只是其他具備SERDES功能的FPGA的一半。
評論