采用FPGA實施DisplayPort
Policy Maker:關(guān)鍵性差異
本文引用地址:http://cafeforensic.com/article/112027.htm在顯示市場上,VESA通過 DisplayPort引領(lǐng)著從VGA、DVI以及HDMI等協(xié)議成功升級至高速串行收發(fā)器、基于包的層架構(gòu)協(xié)議。與并行協(xié)議不同,串行分組協(xié)議在實現(xiàn)和維持連接或鏈路方面要多一層復(fù)雜性。在VESA DisplayPort 1.1a規(guī)范中,控制功能被劃分為Link Policy Maker和Stream Policy Maker。Link Policy Maker可管理鏈路,并負(fù)責(zé)保持鏈路同步。其任務(wù)包括發(fā)現(xiàn)鏈路、對鏈路進(jìn)行初始化和維護(hù)。Stream Policy Maker可管理傳輸初始化,并通過底層硬件對行動序列施加控制來維護(hù)同步流。
Policy Maker 的上述要素需根據(jù)特定的實施來決定,而且可在操作系統(tǒng)、軟件驅(qū)動程序、固件或者FPGA邏輯中進(jìn)行配置。為簡化使用,許多商用DisplayPort IC將Link和Stream Policy Maker對設(shè)計人員隱藏。若用戶顯示要求與套裝的DisplayPort ASSP相匹配,其價格和易用性無可爭辯。但是,希望產(chǎn)品在競爭中脫穎而出的設(shè)計人員傾向于采用 FPGA。
Source Policy Maker參考設(shè)計
DisplayPort Source Policy Maker Controller System參考設(shè)計采用賽靈思MicroBlaze 嵌入式系統(tǒng)來實施與商用套裝DisplayPort芯片類似的功能,且具備可進(jìn)行源代碼定制的額外優(yōu)勢。通過使用該參考設(shè)計的應(yīng)用手冊,用戶不必對Policy Maker進(jìn)行詳細(xì)了解即可順利啟動設(shè)計工作,僅需簡單地將范例設(shè)計連接起來。
除了上述源代碼設(shè)計之外,DisplayPort的傳輸(Tx)或源端內(nèi)核也配套提供了用于實現(xiàn)有限狀態(tài)機(jī)(FSM)控制器的額外范例設(shè)計。
在顯示市場上,VESA 通過 DisplayPort 引領(lǐng)著從 VGA、DVI 以及 HDMI 等協(xié)議成功升級至高速串行收發(fā)器、基于包的層架構(gòu)協(xié)議。
DisplayPort Tx FSM 控制器范例設(shè)計(頂級文件名 dport_tx_fsm_cntrl)配套提供 DisplayPort LogiCORE 源端設(shè)計范例。此概念驗證設(shè)計內(nèi)含基于 RTL 的有限狀態(tài)機(jī),以實施可演示正確啟動流程的簡單 Policy Maker。dport_tx_fsm_cntrl 設(shè)計范例的優(yōu)勢在于可以顯著縮短仿真時間。
Source Policy Maker Controller System參考設(shè)計采用MicroBlaze 嵌入式系統(tǒng) XAPP,其頂級 ISE項目名稱為“dport_source_ref_design.xise”。它使用戶能夠根據(jù)自己需要對 Source Policy Maker Controller 的源代碼進(jìn)行修改。此外,還能夠與LogicCORE v1.2 (IDS 12.1) 和 Spartan-6 TED 消費類視頻套件協(xié)同運行。
上述兩種范例設(shè)計均包含可實現(xiàn)內(nèi)核設(shè)置及鏈路和流維護(hù)的基本流程。
功能概述
源端、宿端/視頻規(guī)范都會采用 Policy Maker,但在 DisplayPort LogiCORE 中,賽靈思對它們進(jìn)行了差別實施。與源(發(fā)送)端的 Policy Maker 功能相比,宿(接收)端的 Policy Maker 功能要簡單得多。賽靈思在 LogiCORE 內(nèi)實施了大部分宿端 Policy Maker 功能?;?RTL 的宿端控制器可提供剩余部分的功能。由于源端 Policy Maker 的功能復(fù)雜得多,因而可采用源代碼參考設(shè)計的方式提供。
讓我們來深入了解源端 Policy Maker,其使設(shè)計人員能夠最大限度地提高功能靈活性與實施靈活性。頂級范例設(shè)計包含內(nèi)核的兩個高級組件示例:XAPP 使用 MicroBlaze 嵌入式系統(tǒng)實施 DisplayPort Source Policy Maker Controller System參考設(shè)計;以及 DisplayPort 內(nèi)核源端(發(fā)送)設(shè)計。賽靈思將內(nèi)核的實施分成原子鏈路功能,分別稱為主鏈路、二級通道以及 AUX 通道協(xié)議。主鏈路可實現(xiàn)主視頻流的交付。二級通道可在消隱期內(nèi)將音頻信息的交付集成到主鏈路中。賽靈思將在未來的內(nèi)核中提供二級通道。同時,AUX 通道可為宿端通信通道建立專用源端(見圖 2)。
賽靈思為用戶數(shù)據(jù)接口新增了線路緩存器,使用戶能夠在 FPGA(見圖 2、3 和 4)中便捷實施范例設(shè)計。圖 3 中宿端的 Policy Maker 與 Device Controller 都是 CORE GeneratorTM 所提供宿端設(shè)計范例的組成部分。
MicroBlaze 處理器發(fā)揮核心作用
賽靈思推出的Source Policy Maker Controller可與內(nèi)核配合使用,這樣其功能在很大程度上和ASSP DisplayPort源端設(shè)備一樣。建議您使用MicroBlaze嵌入式或外部處理器來正確初始化和維持該鏈路。XAPP包含的Policy Maker參考設(shè)計預(yù)配置版本在FPGA內(nèi)的 MicroBlaze 處理器中實施,可幫助用戶立刻將設(shè)計方案轉(zhuǎn)換成硬件。正式供貨時的參考設(shè)計將包含設(shè)計人員可修改的源代碼。
評論