用于電壓反饋放大器的SPICE運(yùn)算放大器宏模型的開發(fā)
結(jié)論
本文引用地址:http://cafeforensic.com/article/124416.htm電壓反饋放大器全面的SPICE宏模型包括諸如傳輸響應(yīng)(transfer response)、準(zhǔn)確的AC響應(yīng),DC偏移和電壓噪聲的影響。它很容易增加更多的功能,如共模抑制比(CMRR)、電源抑制比(PSRR)、輸入電流噪聲等等。此外,它還可以方便地改變模型的參數(shù),以適應(yīng)其他的電壓反饋放大器。幾款I(lǐng)ntersil的電壓反饋放大器采用了相同的模式拓?fù)浣Y(jié)構(gòu)。
ISL28133宏模型網(wǎng)表
* ISL28133宏模型
* B版本,2009年7月
* 該模型可仿真AC特性、電壓噪聲、瞬態(tài)響應(yīng)
* 連接: +輸入
* | -輸入
* | | +電源電壓
* | | | -電源電壓
* | | | | 輸出
* | | | | |
.subckt ISL28133 3 2 7 4 6
*Input Stage
C_Cin1 8 0 1.12p
C_Cin2 2 0 1.12p
C_Cd 8 2 1.6p
R_R1 9 10 10
R_R2 10 11 10
R_R3 4 12 100
R_R4 4 13 100
M_M1 12 8 9 9 pmosisil
+ L=50u
+ W=50u
M_M2 13 2 11 11 pmosisil
+ L=50u
+ W=50u
I_I1 4 7 DC 92uA
I_I2 7 10 DC 100uA
*Gain stage
G_G1 4 VV2 13 12 0.0002
G_G2 7 VV2 13 12 0.0002
R_R5 4 VV2 1.3Meg
R_R6 VV2 7 1.3Meg
D_D1 4 14 DX
D_D2 15 7 DX
V_V3 VV2 14 0.7Vdc
V_V4 15 VV2 0.7Vdc
*SR limit first pole
G_G3 4 VV3 VV2 16 1
G_G4 7 VV3 VV2 16 1
R_R7 4 VV3 1meg
R_R8 VV3 7 1meg
C_C1 VV3 7 12u
C_C2 4 VV3 12u
D_D3 4 17 DX
D_D4 18 7 DX
V_V5 VV3 17 0.7Vdc
V_V6 18 VV3 0.7Vdc
*Zero/Pole
E_E1 16 4 7 4 0.5
G_G5 4 VV4 VV3 16 0.000001
G_G6 7 VV4 VV3 16 0.000001
L_L1 20 7 0.3H
R_R12 20 7 2.5meg
R_R11 VV4 20 1meg
L_L2 4 19 0.3H
R_R9 4 19 2.5meg
R_R10 19 VV4 1meg
*Pole
評論