基于PCIE/104總線的高速數(shù)據(jù)接口設(shè)計
經(jīng)過ploar軟件計算,將以上的數(shù)據(jù)輸入進(jìn)去,再加入PCB廠家提供的介電常數(shù)等參數(shù),最后得出的阻抗完全滿足設(shè)計需求。多層板的高速信號設(shè)計很有必要進(jìn)行信號完整性仿真,應(yīng)用廠家提供的IBIS模型,采用Hyperlynx對板子進(jìn)行了本地端和時鐘端的信號完整性仿真。并根據(jù)仿真對布線提供了約束條件。而針對PCIE的高速差分端總線,因?yàn)樵?a class="contentlabel" href="http://cafeforensic.com/news/listbylabel/label/高速">高速信號仿真方面IBIS模型還不夠精確,所以,PLX公司對其兩對收發(fā)端口提供SPice模型,如圖4所示。本文引用地址:http://cafeforensic.com/article/150347.htm
將上訴模型導(dǎo)入HSpice中,同時引入PCIESwitch芯片給出的IBIS模型與板子上面的差分線trace的rglc模型。輸出端的仿真效果圖如下,可以看出差分信號的幅值是可以滿足PCIE規(guī)范的電氣要求的。
3 結(jié)語
PC/104作為一種嵌入式總線標(biāo)準(zhǔn)已經(jīng)被很多控制系統(tǒng)所采用,而PCIE/104接口的提出將未來最為流行的串行差分總線結(jié)構(gòu),引入到了這種嵌入式總線標(biāo)準(zhǔn),從而為各種高速、高帶寬的嵌入式系統(tǒng)提供了選擇。目前該系統(tǒng)由于采用了PCIE總線,相比采用PLX9054實(shí)現(xiàn)的PCI接口具有明顯的優(yōu)勢。
評論