雙CPU數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)
由于FLASH是512K×8bit的芯片,地址線為18位,超過(guò)了Bootloader所能訪問(wèn)的16位地址空間,而FLASH在被訪問(wèn)時(shí),高位的地址線必須是確定態(tài)(高或低),所以在訪問(wèn)FLASH之前必須先對(duì)擴(kuò)展頁(yè)寄存器XPC進(jìn)行初始化,以使超出16位的地址線也具有確定的狀態(tài),通過(guò)設(shè)計(jì)邏輯電路滿足讀寫(xiě)時(shí)序要求。
2.2.3 FLASH讀寫(xiě)操作
2.2.3.1 FLASH的讀操作
FLASH的讀操作基本上與普通的存儲(chǔ)器讀操作一致,具體的讀周期時(shí)序如圖5(a)所示。當(dāng)CE與OE為低電平時(shí),DSP就可以讀取FLASH中的數(shù)據(jù)。要注意的是,信號(hào)是由DSP產(chǎn)生的,在讀取一個(gè)數(shù)據(jù)后,DSP必須在引腳給出一個(gè)上升沿標(biāo)志,通知FLASH已經(jīng)將數(shù)據(jù)讀取,之后FLASH會(huì)自動(dòng)將下一個(gè)存儲(chǔ)單元的數(shù)據(jù)送到數(shù)據(jù)線上,重復(fù)以上過(guò)程,DSP可以將需要的數(shù)據(jù)依次讀出。
2.2.3.2 FLASH的寫(xiě)操作
FLASH的寫(xiě)操作相對(duì)復(fù)雜一些,它需要一串命令序列,通過(guò)對(duì)FLASH的命令寄存器寫(xiě)入相應(yīng)的命令字來(lái)完成寫(xiě)入和擦除。對(duì)應(yīng)的寫(xiě)操作時(shí)序圖如圖5(b)所示。
評(píng)論