色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 怎樣在FPGA中處理開關控制信號

          怎樣在FPGA中處理開關控制信號

          作者: 時間:2010-12-10 來源:網(wǎng)絡 收藏


          設計過程中,首先將動作進行編碼。然后將編碼后的數(shù)據(jù)存進空間大小為8的雙口RAM中。當BF561檢測到PF9上的脈沖后,在PF中斷中讀取RAM中指定地址的數(shù)據(jù),然后根據(jù)這個數(shù)據(jù)進行狀態(tài)解碼并按解碼后的信息對2塊MAX4312器件進行操作以視頻通道。對動作進行的編碼程序代碼如下:

          整個設計有4種開關動作,程序中分別將其編碼成數(shù)據(jù)0l、02、03、04,然后將編碼后的這4個數(shù)據(jù)存入雙口模塊中,等待BF561來讀取并進行解碼。圖6是SignalTapⅡLogic Analyzer中對脈沖開關向右撥動后存入RAM中的數(shù)據(jù)進行采樣。


          程序中RAM的讀rden_signal是由DSP發(fā)送的地址DSP_A、BANK選擇DSP_AMSl以及DSP讀信號DSP_ARE進行的。當DSP不從雙口讀取數(shù)據(jù)時,必須給DSP的數(shù)據(jù)線賦值高阻,以免影響SDRAM對DSP數(shù)據(jù)線的操作。賦值指令如下:assignDSP_D=(rden_signal=l 'b1)?DSP_D_TEMP;8 'hzz;其中DSP_D_TEMP是從雙口中讀取的數(shù)據(jù)。

          3 結(jié)論
          首先介紹了整個系統(tǒng)的工業(yè)背景和硬件架構(gòu),然后著重闡述了開關控制信號,以達到可靠響應每個開關動作的目的。整個設計程序是在QuartusⅡ平臺上用Verilog硬件描述語言編寫,利用QuartusⅡ中的下載工具和SignalTapⅡLogic Analyzer工具進行下載、實時采樣,并多次調(diào)試驗證。本次設計已經(jīng)成功應用于布機告警系統(tǒng)中,每次撥動開關都能準確、可靠的切換視頻通道。雖然此系統(tǒng)中只有兩種開關,但是整個程序的設計思想對多種開關控制也是通用的,只需在細節(jié)上稍作改變就能識別多種開關動作。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉