色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > 手機(jī)與無(wú)線通信 > 設(shè)計(jì)應(yīng)用 > 一種基于ADSP-BF537的無(wú)線視頻傳輸方案

          一種基于ADSP-BF537的無(wú)線視頻傳輸方案

          作者: 時(shí)間:2009-06-25 來(lái)源:網(wǎng)絡(luò) 收藏
          圖2中DSP通過自身的外部總線與FPGA相連,F(xiàn)PGA內(nèi)部實(shí)現(xiàn)了兩個(gè)2 KB的異步存儲(chǔ)器SRAM0,SRAM1,對(duì)存儲(chǔ)器的訪問滿足DSP外部總線的時(shí)序要求。圖2中接口連線含義如表1所示。

          本文引用地址:http://cafeforensic.com/article/158028.htm

          對(duì)DSP而言,DSP通過外部總線連接到SRAM0和SRAM1,這就相當(dāng)于外擴(kuò)了兩個(gè)外部RAM,DSP可以自由地訪問它們。圖2中的SRAM0,SRAM1分別用于DSP發(fā)送數(shù)據(jù)和接收數(shù)據(jù)。SRAM0和SRAM1本身是雙口RAM,可以供DSP和FPGA訪問,就是通過這種共享存儲(chǔ)器的方式完成數(shù)據(jù)交互。
          2.3 軟件系統(tǒng)結(jié)構(gòu)
          相關(guān)程序是用含有VDK(Visual DSP Kernel)的DSP軟件開發(fā)工具Visual DSP開發(fā)的。VDK是一種帶有API函數(shù)庫(kù)的實(shí)時(shí)操作系統(tǒng)內(nèi)核,它具有任務(wù)調(diào)度和任務(wù)管理功能,一共支持32個(gè)任務(wù)。VDK是整個(gè)軟件的基礎(chǔ),所有其他的程序都運(yùn)行在該Kernel上。程序流程圖如圖3所示。

          上電或復(fù)位后,DSP自啟動(dòng)后VDK啟動(dòng)線程lwip_sysboot_threadtype開始運(yùn)行。在線程lwip_sysboot_threadtype中進(jìn)行板級(jí)初始化和Lwip協(xié)議棧和網(wǎng)口初始化,其中板級(jí)初始化包括FPGA初始化,EBIU初始化,MDMA初始化,F(xiàn)LAG初始化。接下來(lái)創(chuàng)建下面幾個(gè)線程:
          (1)數(shù)據(jù)數(shù)據(jù)。用于從編碼器獲取編碼后的數(shù)據(jù)流,并存儲(chǔ)到緩沖區(qū)中。
          (2)FPGA中斷:數(shù)據(jù)發(fā)送中斷;MDMA中斷。
          DSP首先通過Socket與視頻服務(wù)器連接,從視頻服務(wù)器獲取視頻數(shù)據(jù),并將數(shù)據(jù)緩存后按照特定的格式打包,等待FPGA觸發(fā)視頻數(shù)據(jù)發(fā)送中斷。中斷觸發(fā)后,DSP啟動(dòng)MDMA將一幀大小的數(shù)據(jù)發(fā)送給FPGA發(fā)送緩沖區(qū)。當(dāng)MDMA操作完成后,觸發(fā)MDMA中斷,將幀頭寫入FPGA發(fā)送緩沖區(qū)的頭兩個(gè)字節(jié)。FPGA將接收的數(shù)據(jù)進(jìn)行基帶算法處理后再將數(shù)據(jù)發(fā)送給部分,之后FPGA再觸發(fā)視頻數(shù)據(jù)發(fā)送中斷,告訴DSP可以下一幀的發(fā)送,于是又啟動(dòng)MDMA,如此循環(huán)。

          3 實(shí)驗(yàn)結(jié)果和分析
          對(duì)系統(tǒng)在不同的信噪比的環(huán)境中的誤碼率進(jìn)行了測(cè)試。測(cè)試方法如下:將發(fā)射機(jī)的輸出端口通過數(shù)據(jù)排線與邏輯分析儀相連,邏輯分析儀將采集到的一幀發(fā)射信號(hào)送到PC中用Matlab軟件對(duì)其加上噪聲,得到信噪比固定的信號(hào)。將這個(gè)信號(hào)導(dǎo)人信號(hào)源中進(jìn)行不間斷循環(huán)發(fā)送給接收端的輸入端口。接收機(jī)接收信號(hào)進(jìn)行解調(diào)并將解調(diào)出的數(shù)據(jù)傳給PC以統(tǒng)計(jì)誤碼率。測(cè)試結(jié)果如表2所示。

          4 結(jié) 語(yǔ)
          設(shè)計(jì)了一種視頻傳輸系統(tǒng)的,并對(duì)其中發(fā)射部分的數(shù)據(jù)通信過程做了詳細(xì)闡述。從硬件架構(gòu)和軟件設(shè)計(jì)兩方面說(shuō)明了數(shù)據(jù)在視頻服務(wù)器、DSP和FP-GA之間的傳遞過程。其中作控制器,成功完成了動(dòng)態(tài)配置FPGA和通過網(wǎng)口傳送視頻數(shù)據(jù)的功能。該很好地滿足了大數(shù)據(jù)量,實(shí)時(shí)性的數(shù)據(jù)處理和結(jié)構(gòu)靈活,模塊化設(shè)計(jì)相結(jié)合的要求。同時(shí)DSP+FPGA的數(shù)字硬件系統(tǒng)開發(fā)周期較短,系統(tǒng)容易維護(hù)和擴(kuò)展,適合實(shí)時(shí)信號(hào)處理,使有更廣泛的應(yīng)用。


          上一頁(yè) 1 2 下一頁(yè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉