基于MC33591/MC33592的315MHz/434MHz OOK/FSK接收電路設(shè)計(jì)
關(guān)鍵詞:無(wú)線電接收;OOK/FSK解調(diào);MC33591/MC33592
MC33591/MC33592是一個(gè)單片集成接收器,該芯片內(nèi)含660kHz的中頻帶通濾波器、完整的VCO、可消除鏡像的混頻器、曼徹斯特編碼時(shí)鐘再生電路以及完整的SPI接口??捎糜谠O(shè)計(jì)315MHz/434MHz OOK/FSK接收電路。
1?。停茫常常担梗保?MC33592的引腳功能
MC33591采用LQFP24封裝形式,其引腳排列如圖1所示,各引腳功能如表1所列。
表1 MC33591/MC33592引腳功能描述
引 腳 | 符 號(hào) | 描 述 |
1,2 | VCC | 5V電源 |
3 | VCCLNA | 5V LNA電源 |
4 | RFIN | RF輸入 |
5 | GNDLNA | LNA接地端 |
6 | GNDSUB | 輔助接地端 |
7 | PFD | 連接到VCO控制電壓 |
8 | GNDVCO | VCO接地端 |
9 | GND | 芯片接地 |
10 | XTAL1 | 基準(zhǔn)晶振 |
11 | XTAL2 | 基準(zhǔn)晶振 |
12 | CAGC | OKK IF AGC(自動(dòng)增益控制)電容接入端,F(xiàn)SK基準(zhǔn) |
13 | DMDAT | 數(shù)據(jù)解頻(OKK和FSK解調(diào)) |
14 | RESETB | 狀態(tài)機(jī)復(fù)位 |
15,16 | MISO,MOSI | SPI輸入/輸出接口 |
17 | SCLK | SPI接口時(shí)鐘 |
18 | VCCDIG | 5V數(shù)學(xué)電源 |
19 | GNDDIG | 數(shù)字接地 |
20 | RCBGAP | 參考電壓輸出 |
21 | STROBE | 選通振蕩器控制輸入或待機(jī)/工作控制信號(hào)外部輸入 |
22 | CAFC | 自動(dòng)頻率控制電容接入端 |
23 | MIXOUT | 混頻輸出 |
24 | CMIXAGC | 混頻AGC(自動(dòng)增益控制)電容端 |
2 內(nèi)部結(jié)構(gòu)與工作原理
MC33591/ MC33592的射頻部分由能消除鏡像干擾的混頻器、660kHz的中頻帶通濾波器、自動(dòng)增益控制級(jí)和OOK/FSK解調(diào)器組成。控制部分則包含有數(shù)據(jù)管理器、配置寄存器、串行接口、狀態(tài)控制器等。其SPI接口可對(duì)調(diào)制方式進(jìn)行編程選擇。電路的數(shù)據(jù)可以從比較器輸出,或者在數(shù)據(jù)管理器使能時(shí)從SPI端口輸出。
2.1 本機(jī)振蕩器
由于PLL環(huán)路濾波器已被集成在IC中,因此實(shí)際應(yīng)用中的元器件數(shù)值可以根據(jù)本振參數(shù)在PFD引腳通過(guò)一個(gè)外部濾波器作略微的改進(jìn)。使用者可以通過(guò)附加外部濾波器來(lái)選擇最佳工作狀況。鎖相環(huán)電路增益可以由PG位編程設(shè)置,該位置為1時(shí),環(huán)路為低增益狀態(tài)。
2.2 通信協(xié)議
用MC33591/MC33592進(jìn)行通信時(shí),數(shù)據(jù)通過(guò)曼徹斯特編碼后的占空系數(shù):在OOK模式為48%~52%,而在 FSK模式時(shí)為45%~55%。此外,該通信協(xié)議編碼還包括前同步(Preamble)、ID(識(shí)別)、報(bào)頭(Header)字和數(shù)據(jù)等。其中ID(識(shí)別)字的內(nèi)容是按曼徹斯特編碼,并被預(yù)先裝入電路中的配置寄存器2。識(shí)別字傳輸速率與數(shù)值傳輸速率一致。
為了與識(shí)別或報(bào)頭字編碼不同,前同步字的內(nèi)容必須仔細(xì)定義。
報(bào)頭字應(yīng)當(dāng)是4位曼徹斯特編碼“0110”或者是它的補(bǔ)碼。
一般數(shù)據(jù)(Data)應(yīng)緊跟報(bào)頭而沒(méi)有任何延遲。數(shù)據(jù)由一個(gè)信息結(jié)束命令?End-of-Message EOM?結(jié)束,EOM由2個(gè)NRZ連續(xù)的1或0組成。當(dāng)采用FSK調(diào)制時(shí),數(shù)據(jù)由一個(gè)EOM結(jié)束,而不能簡(jiǎn)單地被射頻信號(hào)終止。
圖2給出了一個(gè)帶有前同步字、識(shí)別字、報(bào)頭字并跟隨2數(shù)據(jù)位及結(jié)束字的完整信號(hào),前同步通常放在識(shí)別和報(bào)頭兩個(gè)字的前面。
圖3是一個(gè)使用ID檢測(cè)的完整信號(hào)示意圖。當(dāng)接收機(jī)進(jìn)入等待模式時(shí),通常需要的設(shè)置時(shí)間一般為1ms。
2.3 數(shù)據(jù)管理器
數(shù)據(jù)管理器功能模塊有五個(gè)用途,分別為ID(識(shí)別)字檢測(cè)、 報(bào)頭識(shí)別、時(shí)鐘再生、SPI通道上的數(shù)據(jù)輸出和時(shí)鐘再生、信息結(jié)束檢測(cè)。
2.4 串行接口
接收機(jī)(ROMEO2)和微控制器一般通過(guò)串行外部接口SPI(Serial Peripheral Interface)進(jìn)行通信。如果不用SPI 接口,復(fù)位端POR ?Power On Reset?將設(shè)置接收機(jī)為默認(rèn)結(jié)構(gòu)來(lái)完成正確的操作。SPI接口通過(guò)以下三個(gè)輸入/輸出端來(lái)實(shí)現(xiàn)操作:
(1)串行時(shí)鐘SCLK;
(2)主控輸出受控輸入MOSI;
(3)主控輸入受控輸出MISO。
MISO和MOSI線一般向一個(gè)方向傳輸串行數(shù)據(jù),并且最高位先發(fā)送。數(shù)據(jù)在SCLK的下降沿有效,在SCLK的上升沿移動(dòng)。當(dāng)沒(méi)有數(shù)據(jù)輸出時(shí),SCLK和MOSI強(qiáng)制為低電平。使用Motorola的微控制器時(shí),其時(shí)鐘相位和極性控制位SPI必須設(shè)置為CPOL=0,CPHA=1。
2.5 配置寄存器
在配置模式中,只要在復(fù)位端(RESETB)保持一個(gè)長(zhǎng)時(shí)間的低電平,微控制器將作為主設(shè)在SCLK上提供時(shí)鐘信號(hào),并在MOSI線上提供控制和配置位。如果不用默認(rèn)配置,微控制器(MCU)將通過(guò)寫(xiě)入配置字到配置寄存器來(lái)改變配置。配置寄存器的內(nèi)容可以返回到微控制器并進(jìn)行檢測(cè)。
當(dāng)RESETB引腳為高電平時(shí),如果數(shù)據(jù)管理器被使能(DME=1),接收機(jī)將作為主設(shè)在MOSI線上發(fā)送接收到的數(shù)據(jù),同時(shí)在SCLK上發(fā)送接收到的時(shí)鐘信號(hào)。
圖3
在接通電源時(shí),POR首先復(fù)位內(nèi)部寄存器,以使接收機(jī)系統(tǒng)被設(shè)置在默認(rèn)模式。在這個(gè)配置中,SPI是不使能的,同時(shí)接收機(jī)將在MOSI線上發(fā)送原始數(shù)據(jù)。實(shí)際上,默認(rèn)配置可使電路作為一個(gè)沒(méi)有外部控制的獨(dú)立接收機(jī)來(lái)運(yùn)行。
MC33591/MC33592有三個(gè)配置寄存器CR1~CR3。其中配置寄存器1(CR1)控制3個(gè)寄存器的存?。ㄗx或?qū)懀?,主要用于選擇載波頻率、設(shè)置數(shù)據(jù)調(diào)制方式、控制選通振蕩器使能、定義選通比、控制數(shù)據(jù)管理器使能、定義報(bào)頭字等。配置寄存器2(CR2)用于定義識(shí)別字的內(nèi)容。配置寄存器3(CR3)則用于定義數(shù)據(jù)速率、設(shè)置混頻器增益、控制MIXOUT引腳的轉(zhuǎn)換、設(shè)置相位比較器增益等。
通電復(fù)位后,接收機(jī)一般有三種不同的模式,第一種是睡眠模式,也就是低功耗模式。第二種是配置模式,用于對(duì)內(nèi)部寄存器進(jìn)行讀寫(xiě)操作,在這種模式中,SPI處于從設(shè)位置并且接收機(jī)被使能。晶體振蕩器振蕩為SPI產(chǎn)生時(shí)鐘信號(hào)。解調(diào)的數(shù)據(jù)可由DMDAT讀出,但是不能通過(guò)SPI發(fā)送。第三種為工作模式,處于該模式時(shí),接收機(jī)可以等待射頻信號(hào)或接收信息。
3 MC33591/592的應(yīng)用電路
MC33591/MC33592的應(yīng)用電路如圖4所示。該電路在315MHz時(shí)應(yīng)選擇9.864375MHz晶振,而在434MHz時(shí)則應(yīng)選13.580625MHz的晶振。采用FSK調(diào)制時(shí),圖4中的低通濾波電容C2的值與數(shù)據(jù)速率的關(guān)系如表2所列。
表2 采用FSK調(diào)制時(shí)C2與數(shù)據(jù)速率的關(guān)系
名 稱(chēng) | 數(shù)據(jù)速率對(duì)應(yīng)電容值 | 單 位 | |||
數(shù)據(jù)速率 | 1.2 | 2.4 | 4.8 | 9.6 | kBaud |
C2 | 100 | 47 | 22 | 12/10 | nF |
電氣符號(hào)相關(guān)文章:電氣符號(hào)大全
混頻器相關(guān)文章:混頻器原理 晶振相關(guān)文章:晶振原理 鎖相環(huán)相關(guān)文章:鎖相環(huán)原理
評(píng)論