色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > 消費(fèi)電子 > 設(shè)計(jì)應(yīng)用 > 全集成設(shè)計(jì)環(huán)境下的視頻處理系統(tǒng)開發(fā)簡(jiǎn)介

          全集成設(shè)計(jì)環(huán)境下的視頻處理系統(tǒng)開發(fā)簡(jiǎn)介

          作者: 時(shí)間:2012-05-13 來源:網(wǎng)絡(luò) 收藏

          嵌入式

          本文引用地址:http://cafeforensic.com/article/165661.htm

            系統(tǒng)一般需要有一個(gè)控制器。該器通常用于與主機(jī)系統(tǒng)通信,建立處理操作,計(jì)算系數(shù),且一般作為低速率數(shù)據(jù)處理器運(yùn)行。VSK 具有輸入與輸出源的標(biāo)準(zhǔn),與 System Generator 硬件聯(lián)合仿真能力相配合,可讓您通過實(shí)時(shí)視頻流快速測(cè)試和調(diào)試系統(tǒng)。

            在該 MPEG-4 演示中,嵌入式 MicroBlaze 處理器用作總體系統(tǒng)級(jí)控制器,處理以下功能,如用戶接口,從 Compact Flash 卡中讀取壓縮位流,將位流發(fā)送到 MPEG-4 解碼器核,和監(jiān)視所有系統(tǒng)狀態(tài)標(biāo)志等。

            通過Xilinx System Generator for DSP,可大大簡(jiǎn)化 MicroBlaze 處理器整合到框架中的流程。您可以結(jié)合使用 Xilinx System Generator 與嵌入式套件 (EDK) 軟件工具,去實(shí)現(xiàn)和仿真具有一個(gè)處理器和 FPGA 視頻處理器功能、對(duì)實(shí)況視頻流進(jìn)行操作的系統(tǒng)。System Generator 自動(dòng)生成軟件驅(qū)動(dòng)程序來支持用于向 System Generator 的數(shù)據(jù)讀寫。 兩種方法學(xué)目前均支持一個(gè) MicroBlaze 控制器:

            System Generator 設(shè)計(jì)導(dǎo)出到 EDK 系統(tǒng)。當(dāng)在 pcore(處理器核)導(dǎo)出模式下使用時(shí),內(nèi)存映射塊和所有其他塊被封裝到一個(gè) pcore 外設(shè)中。內(nèi)存映射接口的軟件驅(qū)動(dòng)程序及文檔也被生成并隨該外設(shè)一起提供。

            EDK 項(xiàng)目導(dǎo)入到 System Generator 設(shè)計(jì)中,以便進(jìn)行硬件聯(lián)合仿真。當(dāng)在 EDK 導(dǎo)入模式下使用時(shí),通過運(yùn)行 EDK 導(dǎo)入向?qū)⒁粋€(gè) EDK 文件導(dǎo)入到 System Generator 中。當(dāng)導(dǎo)入向?qū)瓿珊?,?EDK 系統(tǒng)象一個(gè)黑盒子的被拉入 System Generator 設(shè)計(jì)中。在導(dǎo)入過程中,EDK 系統(tǒng)通過快速單工鏈路 (FSL) 接口進(jìn)行擴(kuò)展,該接口用于與內(nèi)存映射進(jìn)行通信。

            硬件聯(lián)合仿真

            觀看最后輸出視頻是所有視頻系統(tǒng)一項(xiàng)重要的質(zhì)量測(cè)量指標(biāo)。VSK 具有的輸入與輸出源視頻標(biāo)準(zhǔn),與 System Generator 硬件聯(lián)合仿真能力相配合,可讓您通過實(shí)時(shí)視頻流快速測(cè)試和調(diào)試系統(tǒng)。

            System Generator 提供了硬件聯(lián)合仿真接口,可以將 System Generator 圖編譯為 FPGA 位流,并將該位流與一個(gè)新的運(yùn)行時(shí)硬件聯(lián)合仿真塊相關(guān)聯(lián)。當(dāng)在 Simulink 中仿真該設(shè)計(jì)時(shí),編譯部分的結(jié)果將通過硬件而非軟件來計(jì)算。

            System Generator 提供了高速硬件聯(lián)合仿真接口,允許Simulink 矢量或矩陣信號(hào)在單個(gè)事務(wù)中向 FPGA 硬件讀出或?qū)懭?。通過使用這些接口,您可以極大地減少仿真過程中 PC/硬件交易的數(shù)量,進(jìn)一步加快仿真速度,超出傳統(tǒng)硬件聯(lián)合仿真所能達(dá)到的速度。利用以太網(wǎng)技術(shù)的普及和先進(jìn)性,該接口提供給外部 FPGA 器件一種便捷和高帶寬的聯(lián)合仿真方法。

            VSK 支持兩種以太網(wǎng)聯(lián)合仿真模式:

            基于網(wǎng)絡(luò)的以太網(wǎng)硬件聯(lián)合仿真接口提供了通過 IPv4 網(wǎng)絡(luò)基礎(chǔ)設(shè)施到 FPGA 平臺(tái)的聯(lián)合仿真接入。由于 IPv4 網(wǎng)絡(luò)分布廣泛,因此該接口提供了一種直接與連接到有線或無線網(wǎng)絡(luò)的遠(yuǎn)程硬件進(jìn)行通信的方式。該接口特別適用于在遠(yuǎn)處的 FPGA 平臺(tái)(如跨局或跨國(guó)),或多個(gè)設(shè)計(jì)者必須共享一個(gè)板的情況?;诰W(wǎng)絡(luò)的以太網(wǎng)接口支持工作在 10/100 Mbps 半/全雙工模式。

            點(diǎn)對(duì)點(diǎn)以太網(wǎng)硬件聯(lián)合仿真提供了一種通過原始以太網(wǎng)連接進(jìn)行的聯(lián)合仿真接口。原始以太網(wǎng)連接指第 2 層(數(shù)據(jù)鏈路層)以太網(wǎng)連接,位于一個(gè)支持的 FPGA 板和一個(gè) PC 主機(jī)之間,沿途沒有路由網(wǎng)絡(luò)設(shè)備。點(diǎn)對(duì)點(diǎn)以太網(wǎng)接口支持工作在 10/100/1000 Mbps 半/全雙工模式。只要底層連接支持,還可支持在千兆位以太網(wǎng)連接的巨大框架。

            VSK 包括軟件、硬件、相機(jī)、電纜和一份詳細(xì)的用戶指南及參考設(shè)計(jì)。它包括一套限制版的 System Generator for DSP、ISE? 軟件,和嵌入式設(shè)計(jì)套件 (EDK) FPGA 設(shè)計(jì)工具,以及一個(gè)賽靈思 ML402-SX35 開發(fā)板,視頻 I/O 子卡 (VIODC),CMOS 圖像傳感器相機(jī),電源和電纜。

            結(jié)論

            憑借這一完整且易用的解決方案,視頻基本套件是一個(gè)理想硬件平臺(tái)來評(píng)估賽靈思 FPGA成為廣泛的視頻與成像應(yīng)用領(lǐng)域。通過完全 Xilinx System Generator for DSP 軟件并擁有其支持,VSK 可以充分利用新的高速以太網(wǎng)硬件聯(lián)合仿真能力,實(shí)現(xiàn)編解碼器、IP 和視頻算法的實(shí)時(shí)系統(tǒng)、開發(fā)和驗(yàn)證。


          上一頁(yè) 1 2 下一頁(yè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉