色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 消費電子 > 設(shè)計應(yīng)用 > 基于PCIe總線的航空視頻采集記錄系統(tǒng)的設(shè)計

          基于PCIe總線的航空視頻采集記錄系統(tǒng)的設(shè)計

          作者: 時間:2012-02-16 來源:網(wǎng)絡(luò) 收藏

          3 的邏輯
          在硬件的基礎(chǔ)上,邏輯成為整個性能實現(xiàn)的關(guān)鍵。邏輯設(shè)計完成整個的時序控制、數(shù)據(jù)流的與解碼、回放的編碼和橋接口的設(shè)計。
          3.1 解碼
          在邏輯設(shè)計中,視頻解碼的功能是將DS90LV032所轉(zhuǎn)換的單端信號解碼后寫入FIFO緩沖,由后續(xù)邏輯讀取處理。其邏輯接口的VHDL形式描述如下:

          上層邏輯調(diào)用此模塊,每調(diào)用一次,配置一個寄存器。所有128個寄存器的配置數(shù)據(jù)是預(yù)先定制的,存放在常量數(shù)組中。
          經(jīng)過初始化后的SAA7121可以正常工作了。此時邏輯應(yīng)該不斷輸送視頻數(shù)據(jù)。其邏輯接口可以描述如下:
          i.jpg
          3.3 橋接口設(shè)計
          數(shù)據(jù)高速傳輸主要體現(xiàn)在的實際吞吐量,此為解碼后的數(shù)據(jù)傳輸?shù)钠款i。邏輯設(shè)計要特別考慮到軟件的方便和高效。接口邏輯設(shè)計集中在中斷邏輯和數(shù)據(jù)傳輸?shù)腷urst方式上。
          需要傳輸?shù)囊曨l數(shù)據(jù),首先送入一個FIFO,寫入端為32k×16bit,讀出端為16k×32bit,寫入時既適合了視頻數(shù)據(jù)的寬度,讀出傳輸時又發(fā)揮了PCI32-bit的優(yōu)勢,加快了轉(zhuǎn)換。中斷邏輯設(shè)計如下:
          (1)當寫入數(shù)據(jù)達到FIFO容量的1/4時,即寫夠4k×32bit時產(chǎn)生中斷。這個條件可根據(jù)FIFO的可編程空判斷,亦即PRG1 Empty=‘0’時產(chǎn)生中斷。
          (2)當主機響應(yīng)中斷,開始讀FIFO數(shù)據(jù)時撤銷中斷。
          (3) 當本次burst讀結(jié)束后,才允許根據(jù)條件重新判斷中斷條件。


          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉