高清晰度數(shù)字電視傳輸系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
DMB-T系統(tǒng)中是在時(shí)域插入序列,利用信道的沖擊響應(yīng)來(lái)進(jìn)行信道估計(jì),對(duì)數(shù)據(jù)傳輸率的影響為7%。高斯噪聲和時(shí)變信道對(duì)本信道估計(jì)算法的影響并不大,而且由于在開發(fā)設(shè)計(jì)過(guò)程中對(duì)算法進(jìn)行了較多的優(yōu)化與改進(jìn),所以本系統(tǒng)在抗多徑干擾方面具有突出的性能,對(duì)移動(dòng)接收環(huán)境尤其適用。對(duì)系統(tǒng)參數(shù)的仿真結(jié)果如圖4所示。
3 系統(tǒng)同步性能仿真
為了評(píng)估系統(tǒng)的同步性能,設(shè)計(jì)了專門的同步電路,包括transmitter、Code acquisition、STR、AFC、FFT和Channel Estimation等部分,完整地實(shí)現(xiàn)了系統(tǒng)同步功能。仿真的交互式界面如圖5所示。
圖5中的Time ms 域示出的是實(shí)際系統(tǒng)運(yùn)行的時(shí)間與仿真時(shí)間不同,下面各域表示頻率偏移、時(shí)間偏移以及設(shè)計(jì)系統(tǒng)同步電路估計(jì)出來(lái)的頻偏和時(shí)偏,在捕獲同步序列后Code Acquisition Lock″域由紅變綠,右半部分的域表示了信道估計(jì)之前和之后對(duì)應(yīng)的星座圖。從仿真可以得到整個(gè)碼同步捕獲時(shí)間僅僅需要5ms 這比同類系統(tǒng)的同步時(shí)間大大縮短,且時(shí)偏和頻偏的糾正都達(dá)到了設(shè)計(jì)要求。
在DMB-T中同時(shí)利用了時(shí)域和頻域的信息進(jìn)。
采樣時(shí)鐘同步,利用擴(kuò)頻偽隨機(jī)PN序列進(jìn)行載波同步,信號(hào)的捕獲時(shí)間縮短為5ms,并在20ms以內(nèi)就能夠完成時(shí)域和頻域糾正,系統(tǒng)實(shí)現(xiàn)同步。
4 設(shè)計(jì)實(shí)現(xiàn)的流程
以往的設(shè)計(jì)流程中沒(méi)有系統(tǒng)級(jí)仿真這一步,通常是在硬件完成以后才能進(jìn)行修改和優(yōu)化,而在系統(tǒng)級(jí)這個(gè)層次上進(jìn)行的算法優(yōu)化和參數(shù)調(diào)整不僅成本低,而且效率也很高。通過(guò)不斷調(diào)整系統(tǒng)參數(shù)和改進(jìn)相關(guān)算法得到最優(yōu)性能和理論上的最優(yōu)參數(shù)。從前面可以看出,采用SPW軟件進(jìn)行系統(tǒng)級(jí)設(shè)計(jì)與仿真可以讓設(shè)計(jì)者把主要的精力放在系統(tǒng)的算法實(shí)現(xiàn)及優(yōu)化上,而不必過(guò)多地考慮具體硬件實(shí)現(xiàn)。
當(dāng)這些系統(tǒng)級(jí)仿真都全部完成以后,如圖1的流程圖所示,采用Cadence公司的硬件設(shè)計(jì)系統(tǒng)HDS、Verilog仿真軟件Verilog-XL和NC-Verilog、SPW和Verilog協(xié)同仿真軟件等把SPW中的系統(tǒng)級(jí)設(shè)計(jì)轉(zhuǎn)換為RTL級(jí)的Verilog硬件描述語(yǔ)言,用FPGA實(shí)現(xiàn)、PCB布板進(jìn)行驗(yàn)證。對(duì)FPGA實(shí)現(xiàn)的原型樣機(jī)進(jìn)行實(shí)地測(cè)試以后,可以把完整的設(shè)計(jì)做成專用集成電路ASIC。
評(píng)論