優(yōu)化數(shù)字視頻設(shè)備的BNC連接器PCB占位設(shè)計(jì)
圖21:LMH0387 的BNC、占位和走線(xiàn)的阻抗曲線(xiàn)。
圖22:以良好裕度滿(mǎn)足SMPTE要求的BNC端口回波損耗圖。
圖23:采用邊緣貼裝和直角表面貼裝BNC的LMH0387示意圖。
圖24:LMH0387的BNC、占位和走線(xiàn)的阻抗曲線(xiàn)。
本文小結(jié)
本文討論了BNC占位設(shè)計(jì)中的幾個(gè)常見(jiàn)問(wèn)題,并介紹了透明的占位設(shè)計(jì)的幾種設(shè)計(jì)方法。最佳的設(shè)計(jì)是使用具有最小信號(hào)引腳的連接器,從而無(wú)需設(shè)計(jì)任何特殊電路板結(jié)構(gòu)。對(duì)于信號(hào)引腳較大的連接器,無(wú)論是邊緣貼裝還是插入類(lèi)型,均可采用具有良好性能的受控阻抗占位。請(qǐng)務(wù)必使用最小的焊盤(pán)或孔。排查信號(hào)路徑、逐一檢查電路板結(jié)構(gòu)、尋找路徑中的寄生電感和電容,并找出消除過(guò)高阻抗以及將阻抗恢復(fù)至目標(biāo)值的方法。
本文所用的原則不僅適用于占位設(shè)計(jì),對(duì)其它元件的連接焊盤(pán)也同樣有效。高速電路板設(shè)計(jì)不再是點(diǎn)A至點(diǎn)B的簡(jiǎn)單連接。許多細(xì)微的布局決策都會(huì)影響電氣性能。三維電磁仿真工具可幫助工程師進(jìn)行重要布局決策,并實(shí)現(xiàn)目標(biāo)電氣性能。時(shí)域反射計(jì)是進(jìn)行電路板調(diào)試和識(shí)別阻抗變化位置的有用儀表。良好的信號(hào)發(fā)射是獲得良好信號(hào)質(zhì)量,以及滿(mǎn)足回波損耗要求和電路板上其它電路要求的基本。
DIY機(jī)械鍵盤(pán)相關(guān)社區(qū):機(jī)械鍵盤(pán)DIY
評(píng)論