色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > D類放大器電路板布局指南

          D類放大器電路板布局指南

          作者: 時間:2012-08-21 來源:網(wǎng)絡(luò) 收藏

          對于帶有BTL輸出的放大器來說,濾波環(huán)路面積是連接IC的走線、濾波電感和薄膜電容之間的面積(見圖5)。為了減小環(huán)路面積,BTL輸出濾波的走線必須相互平行且盡可能的保留一定的走線間距。但是,每個獨(dú)立通道的輸出走線可以不必彼此相鄰。

          低通濾波電容和共模濾波器件必須和電感盡可能的靠近。針對具有單端輸出的放大器,DC阻塞電容必須隨后放置。和揚(yáng)聲器相連的輸出連接器必須和濾波器盡可能的緊密。

          9.jpg
          圖9:四通道單端放大器輸出示例

          建議總結(jié)

          器件布局優(yōu)先級:

          1)100nF電源旁路電容

          2)1uF電源旁路電容

          3)緩沖器件

          4)電解電容

          5)輸出濾波器件

          100nF和1uF去耦電容必須和IC盡可能近的放置。100nF電容和IC之間的間距必須小于2毫米。為了減小走線長度和降低雜散感抗,100nF電容及其與IC的連線必須和IC在的同一層。

          100nF電容必須是X7R疊層陶瓷芯片電容(MLC)。1uF電容必須是鉭電容或X7R疊層陶瓷芯片電容。

          緩沖網(wǎng)絡(luò)必須和IC盡可能近的布局。采用一個額定值至少100V的X7R陶瓷電容,并確保電容能夠處理功率消耗。

          從電解電容到IC的電源走線須采用星型連接。

          電源和輸出走線必須短且盡可能寬,以便降低雜散阻抗和感抗。

          將輸出信號路徑緊密布線,以便減小環(huán)路面積;同時保持將濾波器件和IC盡可能近的放置。 在的頂層盡可能多的布局電路,且盡力將電路板的底層作為地平面。只有在萬不得已的情況下才將信號線和電源線走在電路板的底層,而且一定要靈活的使用過孔。 將放大器輸入端的低電壓電路遠(yuǎn)離放大器輸出端的電源電路 無論何時都要盡可能的使用表貼器件。SMT器件具有更低的寄生感抗(對旁路電容性能尤為重要)

          器件需要手工布局布線,不要使用軟件的自動布局布線。

          總之,為了降低阻抗和感抗,處理大電流的走線如VCC和輸出信號路徑必須盡可能的寬且短。VCC和輸出信號走線仍具有較高的電壓和電流,因此這些走線必須遠(yuǎn)離敏感信號和敏感器件,如時鐘信號和PLL器件。

          采用一個完整的地平面。

          更多資訊請關(guān)注:21ic模擬頻道


          上一頁 1 2 下一頁

          關(guān)鍵詞: D類放大器 電路板 布局

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉