色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 利用LVDS緩沖器克服高速信號路徑阻抗不連續(xù)之挑戰(zhàn)

          利用LVDS緩沖器克服高速信號路徑阻抗不連續(xù)之挑戰(zhàn)

          作者: 時間:2012-04-13 來源:網絡 收藏

          6.jpg
          圖6U四通道1.5 Gbps /中繼器典型應用。

          具有帶電插接保護及15kV靜電釋放保護功能,可以加強底板及電纜的抗干擾能力,能保證現場可編程式陣列(FPGA)及專用積體電路(ASIC)傳送的信號的完整性。其應用范圍包括電信、資料通信、工業(yè)系統(tǒng)、醫(yī)療設備、汽車電子系統(tǒng)及辦公室圖像系統(tǒng)等,典型應用如圖6所示。可以透過普通的底板或簡單的電纜配置驅動4個LVDS時鐘及/或資料通道。由于這款晶片的位差輸入電壓范圍較寬,因此很易接受LVDS、低電壓正射極耦合邏輯(LVPECL)或電流模式邏輯的輸入電平,而且輸出電平完全符合LVDS的規(guī)格要求。

          做為范例的LVDS緩沖器晶片的資料傳輸率高達1.5Gbps,而且系統(tǒng)設計工程師更可利用這款晶片的可配置輸出預增強功能將輸出加以“加強驅動力”,以便為容易出現信號損耗的互連線路提供補償。此外,對于必須盡量節(jié)省用電的應用(如冗余應用),若晶片的4條通道都暫停操作,系統(tǒng)可以透過低功耗模式將功耗降至最低。

          總結

          跨底板的高速介面需要在整個信號上控制阻抗。采用簡單型LVDS緩沖器來隔離阻抗不連續(xù)或者縮短互聯長度可以降低系統(tǒng)成本;并且也因為不需使用高成本的高頻連接器,進一步提升介面的運作效能。


          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉