ADS1282及其在單通道地震數(shù)據(jù)采集單元中的應(yīng)用
ADS1282是高精度模數(shù)轉(zhuǎn)換器,要獲得最佳性能在PCB設(shè)計時應(yīng)將微控制器、振蕩器等噪聲較大的數(shù)字元件與轉(zhuǎn)換器、模擬前端分開放置,將數(shù)字元件放置在靠近電源輸入側(cè)以保持盡可能短的數(shù)字電流路徑,并與敏感的模擬元件分離。箝位二極管用于保護ADS1282的輸入信號瞬時超載,當輸入信號電平可能超出內(nèi)部ESD二極管的額定值時該箝位二極管可對輸入提供保護。
REF5025為ADS1282提供基準電壓,該基準輸出通過R5、C7濾波,電容C8為基準輸入信號提供高頻旁路功能,應(yīng)將C8放置在靠近ADS1282的引腳端。R3、R4與內(nèi)部300 Ω電阻形成分壓電路為ADS1282提供失調(diào)電壓,該失調(diào)可從通帶中除去低電平無用分量,注意該失調(diào)與PGA的設(shè)置是獨立的,該失調(diào)電阻同樣導(dǎo)致小的附加增益誤差。為了保持良好的共模抑制特性,R3、R4匹配精度應(yīng)達到0.1%,且布線時直接連接到基準輸入端。
電容C4用于濾除PGA輸出的瞬時干擾信號,該干擾信號是由于調(diào)制器采樣引起的,該電容同樣對輸入信號形成一個低通濾波器,具有25 kHz的截頻。
3 數(shù)據(jù)輸出接口電路
ADS1282通過串行接口讀出轉(zhuǎn)換的數(shù)據(jù)并訪問設(shè)置寄存器,ADS1282以二進制補碼的格式提供32位轉(zhuǎn)換數(shù)據(jù),其中最高位是符號位,‘0’表示是正數(shù),‘1’表示是負數(shù)。
ADS1282的串行接口是3線制SPI接口,它包括3個基本信號:SCLK、DIN及DOUT。當轉(zhuǎn)換數(shù)據(jù)準備好用于回讀時,可利用信號作為判斷標志,為輸出信號,當其變?yōu)榈碗娖綍r表示新的轉(zhuǎn)換數(shù)據(jù)已準備好。
數(shù)據(jù)在SCLK的上升沿移入DIN,而在SCLK的下降沿移出DOUT,若SCLK保持為低電平達64個周期,則數(shù)據(jù)傳輸或命令輸入將終止且SPI接口復(fù)位,下一個SCLK脈沖將啟動一個新的通信周期。當傳輸中斷或SCLK意外失效時可利用這一間歇特性恢復(fù)接口,當SCLK無效時需保持低電平。
圖5為MSP430F123與ADS1282的數(shù)據(jù)傳輸及控制接口電路,圖中R1~R2取值為47 Ω,為了去除數(shù)字信號帶來的于擾,在布線時這些電阻應(yīng)放置在發(fā)出信號的一側(cè),例如信號是微處理器發(fā)出的,R1應(yīng)放置在靠近MSP430F123的引腳附近,而DOUT信號是由ADS1282發(fā)出的,則R4應(yīng)靠近DOUT引腳放置。
4 結(jié)束語
ADS1282是高集成度的模/數(shù)轉(zhuǎn)換器,利用其片上提供的多路選擇器、可編程增益放大器、數(shù)字濾波器及增益、失調(diào)校準引擎,不僅可簡化采集系統(tǒng)的電路設(shè)計、降低功耗,同時可提高系統(tǒng)的穩(wěn)定性,是高精度數(shù)據(jù)采集系統(tǒng)的理想選擇。但ADS1282是基于△-∑技術(shù)的模/數(shù)轉(zhuǎn)換器,存在較長的數(shù)據(jù)建立時間及通道延遲,只適合單通道、單A/D數(shù)據(jù)采集的應(yīng)用,要獲得理想的采集精度,需對其內(nèi)部的濾波器和校準寄存器進行正確設(shè)置,同時需在輔助電路、印刷電路板(PCB)設(shè)計時注意以下幾點:
1)在PCB設(shè)計時應(yīng)將微控制器、振蕩器等噪聲較大的數(shù)字元件與轉(zhuǎn)換器、模擬前端分開放置,將數(shù)字元件放置在靠近電源輸入側(cè)以保持盡可能短的數(shù)字電流路徑,并與敏感的模擬元件分離。
2)將模擬電源與數(shù)字電源分開供電,布線時模擬地AGND和數(shù)字地DGND僅在一點處連接。
3)為避免數(shù)字輸入時產(chǎn)生的紋波,在布線時可串接50 Ω左右的小電阻,并將電阻放置在信號源端(驅(qū)動端),未使用的數(shù)字輸入端不能懸空,需將它們接DVDD或GND。
4)如果模擬輸入信號存在較大的環(huán)境噪聲,需在模擬輸入前端加濾波電路。
評論