TMS320F2812SPI接口設計
1.2.2寫時序
在對25LC040進行任何寫操作之前,必須先執(zhí)行WREN(寫使能)指令。寫使能指令的操作如圖2所示。先使片選信號為低,然后傳送寫使能指令到25LC040中,指令傳送完畢后,必須將片選信號設置為高以完成寫使能操作。如果寫指令傳送結束后沒有拉高片選信號,直接進行寫操作,那么數據將不會寫入到存儲陣列中。
寫使能操作完成后,片選信號應該被拉低以進行寫操作,時序如圖3所示。寫指令、寫入地址以及寫入的數據會被依次傳送到25LC040中。若要使數據正確地寫入到存儲陣列中,片選信號應該在最后一個有效字節(jié)的D0位傳送完畢后被拉高。
2TMS320F2812的SPI接口設計
TMS320F2812與25LC040的硬件連接如圖4所示。TMS320F2812工作在主模式,SPISIMO為主模式下的數據輸出接口,連接到25LC040的數據接收端口;SPISOMI為主模式下的數據輸入接口,連接到25LC040的數據發(fā)送端口;時鐘信號SPICLK和片選信號SPISTE均由TMS320F2812產生。寫保護引腳WP直接接高電平以確保25LC040總是可以被寫入。
2.1 SPI模塊的設置
SPI模塊的波特率可由如下兩種情況計算得出:
①SPIBRR=3~127,波特率的計算公式為:
SPI波特率=LSPCLK/(SPIBRR+1)
②SPIBRR=0~2,波特率的計算公式為:
SPI波特率=LSPCLK/4
LSPCLK是TMS320F2812的低速外設時鐘頻率;SPIBRR是SPIBRR寄存器的值。將LSPCLK設置成37.5 MHz,25LC040的最大時鐘頻率為2 MHz,SPI的波特率應該小于2 MHz,即37.5/(SPIBRR+1)≤2,SPIBRR的取值范圍為SPIBRR≥18。
通信中將SPISIMO、SPISOMI和SPICLK設置為基本功能SPI口,SPISTE設置為一般I/O口。作為25LC040的片選信號,當主/從控制器進行數據交換時,SPISTE配置成低電平,數據傳輸結束后再配置成高電平。
TMS320F2812的數據寄存器都是16位的,且接收和發(fā)送都是雙緩沖的,而25LC040的地址和數據寄存器都是8位的,因此將SPI模塊的數據長度設置成8位。發(fā)送緩沖寄存器SPITXBUF中的數據以左對齊的方式發(fā)送,先發(fā)送數據的最高位,因此在發(fā)送數據前必須將等待發(fā)送的數據放在SPITXBUF的高8位。當要對25LC040進行寫使能操作時,寫入SPITXBUF的數據應為0x0600。TMS320F2812則是以右對齊的方式來接收數據的,8位的數據被放在SPITXBUF的低8位上。
SPI模塊有4種時鐘模式:上升沿無延時模式、上升沿有延時模式、下降沿無延時模式和下降沿有延時模式。25LC040是在時鐘的上升沿接收數據,下降沿發(fā)送數據,所以TMS320F2812的SPI應該配置為上升沿發(fā)送數據,下降沿接收數據。
評論