色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 基于FPGA的8段數(shù)碼管動態(tài)顯示IP核設(shè)計

          基于FPGA的8段數(shù)碼管動態(tài)顯示IP核設(shè)計

          作者: 時間:2009-12-21 來源:網(wǎng)絡(luò) 收藏


          4 基于Nios II的軟件驅(qū)動程序設(shè)計
          把所設(shè)計的加載到嵌入式系統(tǒng),打開Nios II EDS,在Ahera提供的集成開發(fā)環(huán)境(IDE)中,為編寫驅(qū)動程序。
          首先點擊new菜單建立工程應(yīng)用文件,然后選擇一個空的工程模板(Blank Project),并在此工程模板中編寫相應(yīng)程序,其驅(qū)動程序的算法流程如圖3所示。

          5 結(jié)論
          數(shù)碼管是電子設(shè)計中應(yīng)用較多的元器件。用于顯示系統(tǒng)的運行狀態(tài)和簡單的字符,以便提升系統(tǒng)人機界面的效果。為減輕設(shè)計者的工作量,實現(xiàn)軟核重用,設(shè)計,并給出此核的一個參考驅(qū)動顯示程序。此核根據(jù)設(shè)計需要,可例化1~8個共陽極(或共陰極)數(shù)碼管控制器,成功控制1~8個數(shù)碼管工作,大大提高設(shè)計效率。測試結(jié)果表明,此核工作可靠、穩(wěn)定,可直接應(yīng)用于工程實踐中。


          上一頁 1 2 3 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉