色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > FPGA設(shè)計小Tips:如何正確使用FPGA的時鐘資源

          FPGA設(shè)計小Tips:如何正確使用FPGA的時鐘資源

          作者: 時間:2013-07-23 來源:網(wǎng)絡(luò) 收藏

          相位匹配分頻器

          設(shè)計人員可使用相位匹配分頻器(PMCD)來生成相位匹配的分頻輸入信號。這與分頻時鐘的DCM頻率綜合相似。PMCD還能生成設(shè)計中相位匹配但有延遲的時鐘信號。在后一種情況下,PCMD能夠在輸入時鐘信號和其它PMCD輸入時鐘信號之間保持邊緣對齊、相位關(guān)系和歪斜。與DCM不同的是,在分頻器的值可配置的情況下,賽靈思器件中現(xiàn)有的PMCD生成的時鐘信號僅按2、4和8分頻。這意味著PMCD生成的時鐘信號的頻率是輸入時鐘信號的1/2、1/4和1/8。在如Virtex-4這樣的賽靈思器件中,PMCD緊鄰 DCM并與其位于同一列上。每一列有兩個PMCD-DCM對。因此DCM的輸出可以驅(qū)動PMCD的輸入。

          由于DCM還負(fù)責(zé)處理去歪斜,因此只要不需要去歪斜時鐘,設(shè)計人員就可以使用不帶DCM的PMCD。通過專用引腳,還可以把一列中的兩個PMCD連接起來。圖2是 Virtex-4器件中的PMCD原語。詳細(xì)內(nèi)容請參閱Virtex-4用戶指南(UG070,2.6版本)。

           Virtex-4器件中的PMCD原語

          混合模式時鐘管理器

          另一種類型的時鐘——混合模式時鐘管理器(MMCM),用于在與給定輸入時鐘有設(shè)定的相位和頻率關(guān)系的情況下,生成不同的時鐘信號。不過與DCM不同是,MMCM使用PLL來完成這一工作。Virtex-6中的時鐘管理模塊(CMT)有兩個MMCM,而Virtex-7中的CMT有一個 MMCM和一個PLL。Virtex-6器件中的MMCM沒有擴(kuò)頻功能,因此輸入時鐘信號上的擴(kuò)頻不會被濾波,將直接被傳送給MMCM輸出時鐘。但 Virtex-7FPGA的MMCM卻有擴(kuò)頻功能。

          Virtex-6FPGA中的MMCM要求插入一個校準(zhǔn)電路,以便在用戶復(fù)位或用戶斷電后確保MMCM正確運(yùn)行。賽靈思ISE設(shè)計套件11.5版本及更高版本能夠在設(shè)計的MAP階段自動插入必要的校準(zhǔn)電路。若使用賽靈思ISE 的更早版本,則需要使用賽靈思技術(shù)支持部提供的設(shè)計文件手動插入校準(zhǔn)電路。最后需要注意的是,在本移植該設(shè)計,以便用ISE11.5版本或更高版本實現(xiàn)時,必須手動移除校準(zhǔn)電路,或通過適當(dāng)設(shè)置每個MMCM上的綜合屬性,禁用自動插入功能。詳細(xì)介紹請參閱賽靈思答復(fù)記錄AR#33849。

          對7系列器件中的MMCM就不存在這樣的問題,因為這些FPGA只得到ISE13.1版本和更高版本以及新型Vivado設(shè)計套件的支持。Virtex-6系列中提供的MMCM間專用走線可便于用戶將全局時鐘用于設(shè)計的其余部分。

          分頻器相關(guān)文章:分頻器原理


          關(guān)鍵詞: FPGA Tips 時鐘 資源

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉