色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的大屏幕LED點陣顯示系統(tǒng)設計

          基于FPGA的大屏幕LED點陣顯示系統(tǒng)設計

          作者: 時間:2012-09-10 來源:網(wǎng)絡 收藏

          二、接收卡控制系統(tǒng)單元模塊設計

          (一)時鐘控制模塊

          1. 行計數(shù)時鐘和掃描控制信號

          采用行掃描的,必須產(chǎn)生行掃描控制信號。如圖 2所示的row[4..0]是行掃描控制信號,用它接一個 2-4 譯碼器和四個 3-8 譯碼器來產(chǎn)生 32個行選信號,構成 1/32 掃描方式的顯示屏。Hclk為行計數(shù)時鐘,也可以稱為行鎖存時鐘。


          圖2 行驅動模塊原理圖



          評論


          相關推薦

          技術專區(qū)

          關閉