基于FPGA的OLED真彩色顯示的實現(xiàn)
2 仿真結(jié)果
選用Altera公司CycloneⅢ系列芯片EP3C10E144C8為目標(biāo)芯片,采用Verilog HDL語言進(jìn)行設(shè)計,在GX-SOPC-EDA-EP3C10-STARTER-EDK開發(fā)板上進(jìn)行Modelsim仿真,仿真結(jié)果如圖4和圖5所示。本文引用地址:http://cafeforensic.com/article/190187.htm
由圖4仿真結(jié)果可以看出,80組列掃描脈沖cpv和cpby控制80個Block,80個列掃描脈沖完畢后,列掃描起始信號sty脈沖開始,繼續(xù)掃描下一行。90行掃描完畢后,stx到來重新選通第一行,依此循環(huán),符合設(shè)計的要求。
由圖5仿真結(jié)果可以看出,對于輸入的8 bit像素數(shù)據(jù),經(jīng)灰度產(chǎn)生模塊轉(zhuǎn)化為灰度數(shù)據(jù)。以第一個輸入數(shù)據(jù)8 hff為例,每位的顯示時間為128:64:32:16:8:4:2:1,由其不同組合,從而實現(xiàn)了256級灰度的功能。
3 結(jié)束語
基于FPGA芯片設(shè)計了分辨率為480×RGB×640的真彩色OLED顯示屏的驅(qū)動電路,在傳統(tǒng)的子場原理和脈寬調(diào)制占空比實現(xiàn)灰度的基礎(chǔ)上,對其進(jìn)行優(yōu)化,采用R、G、B單基色像素分時顯示的方法,實現(xiàn)了256級灰度功能。經(jīng)仿真和軟硬件協(xié)同仿真驗證,實現(xiàn)了設(shè)計所要求滿足的功能。其256級灰度實現(xiàn)方法簡單靈活,降低了對FPGA驅(qū)動頻率的要求,對于在高刷率、高分辨率、高灰階顯示器件上的應(yīng)用,具有很高的實用價值。利用該電路系統(tǒng)可以實現(xiàn)OLED顯示的全彩色實時動態(tài)圖像的傳輸,為今后OLED作為大尺寸顯示器提供了技術(shù)支持。
評論