色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的LED點陣顯示字符的設(shè)計原理分析

          基于FPGA的LED點陣顯示字符的設(shè)計原理分析

          作者: 時間:2012-05-03 來源:網(wǎng)絡(luò) 收藏

          begin

          if(clk1event andclk1=1)then

          page=page+1;

          endif;

          a(6downto3)=conv_s td_logic_vector(page,4);

          endproces s;

          ad= ZZZZZZZZ;oe = 0;

          memcs = 0;rd= 0;

          wr= 1;selmled=1;cs0809= 1;

          a(15downto7)=100000000;

          endled_arch;

          3 實驗驗證

          通過使用EDA工具軟件MAX+PLUSⅡ中的仿真器, 對通過編譯的滾動顯示器的VHDL設(shè)計進(jìn)行了模擬仿真驗證, 證明的內(nèi)核硬件工作良好。此外, 將VHDL 程序下載到由上海航虹高科技公司生產(chǎn)的EDA實驗箱上后, 能正確顯示存放于EPROM 中的。從而說明了在硬件系統(tǒng)中滾動和顯示掃描情況也均正常, 驗證了設(shè)計的正確性。

          4 結(jié)束語

          本設(shè)計為顯示單個字符系統(tǒng), 若要同時顯示多個字符時, 可以加入多個 點陣即可。同時采用外部譯碼器時, 可以控制的字符數(shù)將大大增加, 但須注意時鐘CLK的頻率需要提高, 以眼睛看到整個字符的不閃爍為基準(zhǔn)。此外, 由于的驅(qū)動能力有限, 當(dāng)點陣 顯示亮度不夠時, 需要為 點陣添加驅(qū)動電路( 如高壓大電流達(dá)林頓陣列集成電路) 以提高的LED顯示亮度。


          上一頁 1 2 下一頁

          關(guān)鍵詞: FPGA LED 點陣顯示 字符

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉