以FPGA為基礎(chǔ)的SoC驗(yàn)證平臺(tái) 自動(dòng)化電路仿真?zhèn)慑e(cuò)功
此外,觀察額外的關(guān)鍵訊號(hào)是偵錯(cuò)時(shí)必需的,但這些訊號(hào)多半不在原始探測(cè)清單中。工研院工程師透過(guò)Probe Visualizer迅速的探測(cè)ECO流程,在10分鐘內(nèi)就可新增10個(gè)新訊號(hào),而且不用重新編譯整個(gè)設(shè)計(jì)。相對(duì)傳統(tǒng)的偵錯(cuò)方法需要在RTL拖曳新訊號(hào),并且針對(duì)這個(gè)特定的設(shè)計(jì)重新執(zhí)行合成(synthesis )以及布局與繞線作業(yè),約需花上2至3個(gè)小時(shí),因此這方面的革新省下了大量的時(shí)間。
工程師能夠輕松地將 所需額外的RTL探測(cè)訊號(hào)由Verdi偵錯(cuò)環(huán)境拖曳至Probe Visualizer。這套系統(tǒng)會(huì)自動(dòng)建立RTL至邏輯閘層(RTL-to-gate level)的訊號(hào)對(duì)應(yīng)關(guān)系,所以可直接在 FPGA 布局與繞線檔案上迅速執(zhí)行部份繞線作業(yè)來(lái)看到新增的探測(cè)訊號(hào),大幅縮短偵錯(cuò)作業(yè)時(shí)間,所以能在短時(shí)間內(nèi)處理多重偵錯(cuò)工作階段 (debug session)。而對(duì)設(shè)計(jì)中使用的“黑盒子”IP區(qū)塊,也只需EDIF名稱,就可以進(jìn)行探測(cè)ECO流程。
評(píng)估結(jié)果
工研院工程師在修正問(wèn)題并成功試產(chǎn)設(shè)計(jì)之后,檢討了項(xiàng)目實(shí)際耗費(fèi)的時(shí)間,并評(píng)估了這個(gè)新的FPGA SoC原型驗(yàn)證方法的成果。
進(jìn)行RTL設(shè)計(jì)、仿真、通訊協(xié)議驗(yàn)證與FPGA設(shè)計(jì)實(shí)現(xiàn)的時(shí)間約為2個(gè)月。在驅(qū)動(dòng)程序移植(driver porting )上所花費(fèi)的時(shí)間則短了許多,大約只有2個(gè)星期。工程師隨后又花了2個(gè)月的時(shí)間進(jìn)行驗(yàn)證作業(yè),試圖透過(guò)硬件邏輯分析器檢查 FPGA 內(nèi)部訊號(hào)解決音效問(wèn)題,同時(shí)也在音效驅(qū)動(dòng)程序中增加觀察點(diǎn),以連結(jié)并企圖找出問(wèn)題。這種傳統(tǒng)的FPGA偵錯(cuò)方法,需要的時(shí)間和設(shè)計(jì)研發(fā)的時(shí)間一樣長(zhǎng),然而對(duì)工研院團(tuán)隊(duì)而言,相當(dāng)令人沮喪的是結(jié)果仍然一無(wú)所獲。不過(guò),在經(jīng)過(guò)思源科技提供的應(yīng)用軟件教育訓(xùn)練/支持課程及一星期的實(shí)作經(jīng)驗(yàn)后,工研院工程師使用ProtoLink Probe Visualizer,在短短一星期的時(shí)間內(nèi)就厘清了兩大問(wèn)題!
對(duì)工研院而言,ProtoLink Probe Visualizer是一種相當(dāng)有效的FPGA原型板偵錯(cuò)方法。工程師再也不必局限在傳統(tǒng)的偵錯(cuò)方法,而且在實(shí)時(shí)應(yīng)用軟件中增加觀察點(diǎn)也可能會(huì)造成其它問(wèn)題。透過(guò)維持原有軟件并監(jiān)測(cè)更多FPGA訊號(hào)在數(shù)百萬(wàn)時(shí)脈周期內(nèi)的實(shí)時(shí)RTL行為,使用者可以獲得所需的能見度,更完美的掌握、更輕松地偵錯(cuò)設(shè)計(jì)的問(wèn)題。
總合來(lái)說(shuō),思源科技Probe Visualizer透過(guò)以軟件為基礎(chǔ)的創(chuàng)新方法,改變了原型板驗(yàn)證的方法,實(shí)現(xiàn)豐富、實(shí)時(shí)的設(shè)計(jì)能見度,并且讓原型板能使用Verdi的偵錯(cuò)威力,使原型板偵錯(cuò)時(shí)間比傳統(tǒng)的方法大幅縮短一半。這種偵錯(cuò)作業(yè)生產(chǎn)力與整體驗(yàn)證效率的提升,不僅能協(xié)助工研院在更早期的SoC研發(fā)流程中配置FPGA原型,并且能迅速移轉(zhuǎn)至搭載最新FPGA技術(shù)的新一代原型板上,充分運(yùn)用最新FPGA技術(shù)的優(yōu)勢(shì)。
評(píng)論