色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > π/4-DQPSK差分解調(diào)器的數(shù)字化FPGA設(shè)計(jì)與實(shí)現(xiàn)

          π/4-DQPSK差分解調(diào)器的數(shù)字化FPGA設(shè)計(jì)與實(shí)現(xiàn)

          作者: 時(shí)間:2011-03-28 來源:網(wǎng)絡(luò) 收藏

          2 π/4-的解調(diào)
          對(duì)于相干解調(diào),通過比較前后碼元載波相位,便可分別檢測(cè)出A和B。然后用圖1所示的方法還原成串行二進(jìn)制數(shù)字調(diào)制信號(hào)。

          d.JPG


          設(shè)某一碼元及前一碼元載波為:
          c.JPG
          那么,將AD采樣輸入中的π/4-波形所圖2所示。

          fpga相關(guān)文章:fpga是什么




          關(guān)鍵詞: DQPSK FPGA 差分 解調(diào)器

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉