色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于多相濾波的數(shù)字接收機的FPGA實現(xiàn)

          基于多相濾波的數(shù)字接收機的FPGA實現(xiàn)

          作者: 時間:2011-02-17 來源:網(wǎng)絡(luò) 收藏

          e.JPG
          這樣得到實信號數(shù)字信道化的實現(xiàn)模型如圖4所示。

          f.JPG


          1.3 算法仿真
          仿真時,設(shè)信號的采樣頻率為2 GHz,信道帶寬為62.5 MHz,共16個信道,輸入信噪比為0dB。輸入信號樣本為1 920點(每個信道120點),信號的起始點為112 ns,脈沖寬度為600 ns。在62.5~937.5 MHz間對起始點、脈寬和頻率進行測量,頻率步長為250 kHz,參數(shù)的均方根誤差如圖5~圖7所示。

          g.JPG

          h.JPG



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉