色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于CPCI總線的通用FPGA信號處理板的設(shè)計(jì)

          基于CPCI總線的通用FPGA信號處理板的設(shè)計(jì)

          作者: 時(shí)間:2009-11-27 來源:網(wǎng)絡(luò) 收藏

          輸入時(shí)寬帶寬積為1 028的線性調(diào)頻信號,系統(tǒng)實(shí)測脈壓實(shí)部虛部以及模值,如圖9所示。

          本文引用地址:http://cafeforensic.com/article/191878.htm

          把實(shí)測數(shù)據(jù)導(dǎo)人Matlab進(jìn)行分析,得到主副比為-42.38 dB,滿足了系統(tǒng)的要求,如圖10所示。

          通用實(shí)物圖,如圖11所示。

          3 結(jié)束語
          文中設(shè)計(jì)的基于的通用,具有龐大的數(shù)據(jù)處理能力和高實(shí)時(shí)性,在實(shí)際應(yīng)用中實(shí)現(xiàn)了數(shù)字下變頻,大時(shí)寬帶寬積數(shù)字脈沖壓縮等功能。不用過多考慮硬件設(shè)計(jì)問題,只要根據(jù)通用上的資源情況,將設(shè)計(jì)任務(wù)合理地配置到板上各處理單元中,就可提高系統(tǒng)的可靠性,縮短設(shè)計(jì)周期。這對于數(shù)據(jù)處理要求高、實(shí)時(shí)性強(qiáng)、數(shù)據(jù)量大、處理算法復(fù)雜多變的雷達(dá)信號處理系統(tǒng),有著重要的實(shí)際意義。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: CPCI FPGA 總線 信號處理板

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉