PSK解碼同步電路的改進(jìn)與實(shí)現(xiàn)
由于輸入信號(hào)不可避免地存在著各種干擾,這些干擾脈沖將影響碼同步脈沖和PCM數(shù)據(jù)的提取,由此在輸入端加一個(gè)可編程數(shù)字濾波器。該濾波器可根據(jù)具體碼寬調(diào)整濾波寬度,其原理為:設(shè)pcm_in為濾波前的輸入,pcm_out為濾波后的輸出,濾波寬度Ls=To×m,To為高精度時(shí)鐘clk的周期,輸出為:
,就可以保證有正確的碼同步信號(hào)輸出,并能提取到正確的數(shù)據(jù)。
(2)同步建立時(shí)間ts。只要輸入的碼序列速率與預(yù)測(cè)器的中心頻率之差在上式所示的頻差范圍內(nèi),當(dāng)出現(xiàn)第一個(gè)跳變的碼字時(shí),該碼同步器就會(huì)輸出正確的碼同步信號(hào)。這是因?yàn)樗且环N開(kāi)環(huán)結(jié)構(gòu)的緣故。
(3)如果信號(hào)中斷,碼同步器輸出的是本地時(shí)鐘經(jīng)預(yù)測(cè)器產(chǎn)生的碼同步信號(hào)f=flo。
(4)同步帶寬△fs。由上面的算法可知,它的同步帶寬與輸入的隨機(jī)碼的游程有關(guān),即:
|△fs|=flo/(2K)
通過(guò)與數(shù)字鎖相環(huán)法比較,可以知道:
當(dāng)輸入信號(hào)的頻率偏差較大時(shí),雙邊沿提取器可以實(shí)時(shí)地對(duì)預(yù)測(cè)器輸出的碼同步信號(hào)進(jìn)行校準(zhǔn),在滿足同步帶寬的情況下仍可保持同步。在數(shù)字鎖相環(huán)中,需要捕獲過(guò)程以消除頻差。同步建立時(shí)間是指在最大相差的情況下,建立同步所需要的時(shí)間ts=nTe,Te是一個(gè)碼元周期,n是分頻比。而采用改進(jìn)電路后,捕獲與同步可以在每一個(gè)跳變的碼元處完成。
3 結(jié)語(yǔ)
本文提出了一種全新的PCM碼同步電路,代替原有的數(shù)字鎖相環(huán)電路,實(shí)現(xiàn)碼同步功能,以提高電路對(duì)PSK載波碼元的提取性能。通過(guò)以上的對(duì)比分析可以看出,PSK解調(diào)器采用改進(jìn)后的碼同步電路后,PSK載波碼元的提取性能得到了很大程度的提高,精度更好,帶寬更大,同步時(shí)間更短,可靠性更高,該方案具有很好的推廣價(jià)值。本文引用地址:http://cafeforensic.com/article/192830.htm 分頻器相關(guān)文章:分頻器原理 鑒相器相關(guān)文章:鑒相器原理 數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理 鎖相環(huán)相關(guān)文章:鎖相環(huán)原理
評(píng)論