變壓器局部放電檢測(cè)系統(tǒng)
2 系統(tǒng)內(nèi)部結(jié)構(gòu)
數(shù)據(jù)采集采用了傳統(tǒng)的數(shù)據(jù)采集方法,通過(guò)特高頻傳感器和工頻傳感器采集來(lái)的信號(hào),經(jīng)過(guò)信號(hào)調(diào)理電路,對(duì)信號(hào)進(jìn)行濾波和放大,使信號(hào)轉(zhuǎn)變到A/D轉(zhuǎn)換器的可以接受的輸入范圍之內(nèi),然后通過(guò)AD9224轉(zhuǎn)換器把模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),送往FPGA(EP2C5Q208C8)處理模塊進(jìn)行數(shù)據(jù)的存儲(chǔ)和轉(zhuǎn)發(fā),在這部分模塊中,F(xiàn)PGA一方面需要把采集來(lái)的信號(hào)存儲(chǔ)到SDRAM中,由于信號(hào)的采集頻率為20 MHz,并且需要連續(xù)采集2s,所以采用512 MB的存儲(chǔ)器IS42S86400B SDRAM;另一方面,F(xiàn)PGA需要接受DSP發(fā)來(lái)的指令,把SDRAM中的數(shù)據(jù)轉(zhuǎn)發(fā)到DSP中進(jìn)行處理。在DSP控制的模塊中,DSP(TMS320VC5402)一方面要實(shí)現(xiàn)嵌入式的TCP/IP協(xié)議,連接到以太網(wǎng)上進(jìn)行數(shù)據(jù)的傳輸,另一方面要對(duì)大容量的數(shù)據(jù)進(jìn)行壓縮,從而實(shí)現(xiàn)數(shù)據(jù)在以太網(wǎng)上的可靠快速傳輸。內(nèi)部結(jié)構(gòu)如圖2所示。本文引用地址:http://cafeforensic.com/article/193041.htm
3 客戶(hù)端軟件部分的設(shè)計(jì)
客戶(hù)端基于VC++6.0編譯環(huán)境進(jìn)行開(kāi)發(fā),此軟件系統(tǒng)兼容C/S和B/S架構(gòu),采用大型數(shù)據(jù)庫(kù)管理技術(shù),實(shí)時(shí)對(duì)局部放電信號(hào)進(jìn)行采集、壓縮、處理、存儲(chǔ)和顯示。系統(tǒng)主要包括局放數(shù)據(jù)采集部分,數(shù)據(jù)壓縮傳輸部分,數(shù)據(jù)處理分析部分,圖形和表格顯示部分,數(shù)據(jù)庫(kù)管理部分。
評(píng)論