色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > 基于PC104(Plus)總線的數(shù)據(jù)接收存儲顯示系統(tǒng)設(shè)計(jì)

          基于PC104(Plus)總線的數(shù)據(jù)接收存儲顯示系統(tǒng)設(shè)計(jì)

          作者: 時(shí)間:2011-03-28 來源:網(wǎng)絡(luò) 收藏

          為了滿足PLX9054上電啟動(dòng)速度的要求,其時(shí)鐘應(yīng)由晶振直接提供。
          系統(tǒng)上電后,PLX9054NFPGA發(fā)出復(fù)位命令c.JPG,同時(shí)由FPGA對FIFO進(jìn)行復(fù)位,并完成對FIFO的初始化,以使其處于工作狀態(tài)。在FP-GA接收數(shù)據(jù)時(shí),存儲數(shù)據(jù)通道和顯示數(shù)據(jù)通道的數(shù)據(jù)同時(shí)進(jìn)入FPGA,為了使工控機(jī)軟件能夠區(qū)分兩路數(shù)據(jù),可在FPGA內(nèi)部根據(jù)數(shù)據(jù)同步信號分別對兩路數(shù)據(jù)加上幀頭,然后同時(shí)寫入FIFO1的D1[0…31]和FIFO2的D2[0…31]。數(shù)據(jù)半滿后,F(xiàn)PGA要根據(jù)兩片F(xiàn)IFO的半滿信號d.JPGe.JPG對其進(jìn)行讀取控制。FIFO的讀取控制主要由f.JPG實(shí)現(xiàn)。在實(shí)際應(yīng)用中,存儲數(shù)據(jù)一般要求能夠優(yōu)先上傳,且數(shù)據(jù)連續(xù),而對同步顯示的要求相對較低,顯示數(shù)據(jù)的速率也較低,只要能夠滿足顯示刷新率的要求即可,因此,本設(shè)計(jì)中存儲數(shù)據(jù)緩沖區(qū)FIFO1的半滿信號d.JPG的優(yōu)先級高于e.JPG。具體實(shí)現(xiàn)方法是對g.JPG進(jìn)行邏輯運(yùn)算,圖3所示是其運(yùn)算邏輯圖。

          本文引用地址:http://cafeforensic.com/article/202466.htm

          q.JPG


          運(yùn)算后可得到化簡結(jié)果h.JPG,然后令i.JPGj.JPG;之后再在FPGA內(nèi)部將d.JPG、e.JPG做與運(yùn)算,可得到k.JPG,然后判斷v.jpg,若為低,則FPGA向PLX9054發(fā)出中斷m.JPG。這樣就能保證兩片F(xiàn)IFO的數(shù)據(jù)根據(jù)優(yōu)先級不斷向上發(fā)送。
          PLX9054響應(yīng)中斷m.JPG后,即可通過LHOLD申請對本地進(jìn)行控制,F(xiàn)PGA則通過LHOLDA作出應(yīng)答,進(jìn)而由PLX9054獲得本地控制權(quán)并啟動(dòng)DMA傳輸周期。FPGA收到讀信號l.jpg和地址選通信號n.JPG后,產(chǎn)生o.JPG信號,并在最后一個(gè)數(shù)據(jù)傳送信號p.JPG有效之前一直保持有效。在此期間,F(xiàn)PGA將根據(jù)圖3所示的運(yùn)算邏輯結(jié)果,并按照優(yōu)先級讀取相應(yīng)FIFO的數(shù)據(jù)進(jìn)行上傳。具體的控制及數(shù)據(jù)傳輸時(shí)序如圖4所示。
          由圖4可見,當(dāng)r.JPG同時(shí)有效時(shí),其FIFO1的優(yōu)先級高于FIFO2,故可滿足設(shè)計(jì)要求。

          w.jpg



          關(guān)鍵詞: Plus PC 總線

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉