色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 通過USB接口實現(xiàn)FPGA的SelectMap配置

          通過USB接口實現(xiàn)FPGA的SelectMap配置

          作者: 時間:2009-12-25 來源:網(wǎng)絡(luò) 收藏

          4.系統(tǒng)軟件的設(shè)計
          4.1 EZ-固件程序設(shè)計
          EZ -的固件框架[3]如圖 3所示,Cypress為大部分模塊提供了完整的代碼,本設(shè)計需要編寫的模塊有 TD_Init,TD_Poll和 請求解析模塊。 TD_Init模塊僅執(zhí)行一次,作用是設(shè)置端點和 GPIF傳輸界面,以及將端點 2緩存的控制權(quán)交給邏輯單元使得邏輯單元可以將總線上收到的數(shù)據(jù)包裝入緩存。TD_Poll模塊會反復(fù)執(zhí)行,作用是在端點 2的緩存填入數(shù)據(jù)包后,開啟 GPIF狀態(tài)機(jī),將 FIFO內(nèi)的配置數(shù)據(jù)寫入 。USB請求解析模塊需要解析本方案設(shè)計的 2條 USB廠商請求,0xB1和 0xB2,它們用于配置初始化和查詢配置狀態(tài)。

          4.2上位機(jī)程序設(shè)計
          由于 Cypress已提供 USB設(shè)備驅(qū)動,因此上位機(jī)程序只需要獲得了一個至 USB 設(shè)備驅(qū)動程序的句柄,打開包含配置代碼的文件并對其進(jìn)行語法分析,在 USB 中斷傳輸?shù)拿看握{(diào)用過程中傳送取自配置文件的 1024字節(jié)發(fā)送出去,這一過程將繼續(xù)下去,直到配置文件中沒有剩余字節(jié)為止。
          5.配置性能的實際測試

          配置數(shù)據(jù)傳輸?shù)钠款i在 USB傳輸通道,而采用中斷端點時, USB傳輸通道的速度極限值應(yīng)為 24000KB/s,對于 500萬門的 XC3S5000而言,傳輸 13271936bit配置數(shù)據(jù)的理論時間約為 527.4ms。
          對配置時間進(jìn)行的實際測試中,使用 500萬門的 XC3S5000作為配置對象,使用測量精度為 10ms的碼表測量從送出配置文件到 的 Done引腳所連接的 LED點亮的時間差,經(jīng)測量,配置實際使用時間為 540ms。考慮到 MCU判斷端點緩存和開啟標(biāo)志,以及開啟狀態(tài)機(jī)所用時間,實測值比理論值多出的時間是合理的。
          6.結(jié)論
          采用 Cypress EZ-USB及其內(nèi)置的 GPIF狀態(tài)機(jī)對大容量 進(jìn)行 方式配置的方案,不僅具有被動配置方式靈活性高的優(yōu)點,而且因為不需要大容量配置存儲器、同時可以節(jié)約電路板空間,所以實現(xiàn)成本較低。另外 Cypress完善的開發(fā)工具也使得方案的實現(xiàn)非常簡單。經(jīng)過實際測試,本方案的配置速度非??欤瑢τ诖笠?guī)模 FPGA配置時間也能在一秒之內(nèi)完成,因此本方案具有很好的實用價值。
          本文作者創(chuàng)新點:設(shè)計了一種針對大規(guī)模 FPGA的實用配置方案,配置方式靈活、配置速度快、配置成本低、系統(tǒng)開發(fā)簡單。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: SelectMap FPGA USB 接口

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉