ad9959應(yīng)用控制電路
DGND:數(shù)字地;
DAC_RSET:輸入引腳,可為DAC設(shè)置參考電流,使用時(shí)應(yīng)通過(guò)一個(gè)1.91 kΩ電阻接地;
REF_CLK和REF_CLK:參考時(shí)鐘或振蕩輸入端(互補(bǔ)輸入),如果使用單端輸入方式,則應(yīng)從REF_CLK引腳連接一個(gè)0.1μF的解耦電容到 AVDD或AGND;
CLK_MODE_SEL:振蕩器部分控制引腳,接高電平時(shí),電壓不要超過(guò)1.8 V,接低電平時(shí),振蕩器被旁路;
LOOP_FILTER:輸入端,使用時(shí)應(yīng)串聯(lián)一個(gè)零電阻和680 pF電容至最近的AVDD腳(Pin28);
I/O_UPDATE:輸入引腳,通過(guò)該腳的上升沿可把串行口緩存的數(shù)據(jù)內(nèi)容送至激活的寄存器中,I/O_UPDATE信號(hào)應(yīng)與SYNC_CLK信號(hào)保持同步,并須滿足建立時(shí)間與保持時(shí)間的要求;
CS:片選串口使能信號(hào)端,低有效;
DVDD_I/O:3.3 V數(shù)字電源;
SYNC_CLK:時(shí)鐘輸出,為內(nèi)部時(shí)鐘的1/4,用于同步I/O_UPDATE信號(hào);
SCLK:I/O串行操作時(shí)鐘輸入端,在該端的上升沿寫(xiě)入數(shù)據(jù),下降沿讀出數(shù)據(jù);
SDIO_0:雙向引腳,用于串行操作的數(shù)據(jù)輸入和輸出;
SDIO_1:3:雙向引腳,用于串行操作數(shù)據(jù)輸入輸出,也可用于控制DAC輸出幅度的斜率;
P0~P3:輸入引腳,這四個(gè)引腳用于控制調(diào)制方式的選擇,掃描累加器的開(kāi)關(guān)或者輸出幅度的升降斜率。該四個(gè)引腳中的任何一個(gè)引腳信號(hào)的變化都等同于一個(gè)I/O_UPDATE信號(hào)的上升沿,該端須與SYNC_CLK信號(hào)保持同步,并須滿足建立時(shí)間與保持時(shí)間的要求;
CH0_IOUT ~CH3_IOUT, CH0_IOUT ~CH3_IOUT:輸出引腳,四個(gè)通道的互補(bǔ)輸出端,使用時(shí),需接上拉電阻至AVDD。
3 工作模式組合
AD9959所具有的的四通道可以使其同時(shí)實(shí)現(xiàn)多種工作模式的組合。但是,在某些模式下,則需要幾個(gè)數(shù)據(jù)引腳來(lái)實(shí)現(xiàn)特殊功能,這就限制了組合方式。根據(jù)AD9959芯片的資源,可同時(shí)實(shí)現(xiàn)的工作模式組合如下:
(1) 四個(gè)通道可以實(shí)現(xiàn)單頻模式、2電平調(diào)制模式和線性掃描模式的任意組合,每個(gè)通道均可工作在這三種模式中的一種;
評(píng)論