色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 帶有增益提高技術(shù)的高速CMOS運(yùn)算放大器設(shè)計(jì)

          帶有增益提高技術(shù)的高速CMOS運(yùn)算放大器設(shè)計(jì)

          作者: 時(shí)間:2013-11-05 來源:網(wǎng)絡(luò) 收藏
          設(shè)計(jì)了一種用于ADC中的的全差分。主運(yùn)放采用帶開關(guān)電容共模反饋的折疊式共源共柵結(jié)構(gòu),利用提高和三支路電流基準(zhǔn)技術(shù)實(shí)現(xiàn)一個(gè)可用于12~14 bit精度,100 MS/s采樣頻率的流水線(Pipelined)ADC的運(yùn)放。設(shè)計(jì)基于SMIC 0.25 μm 工藝,在Cadence環(huán)境下對(duì)電路進(jìn)行Spectre仿真。仿真結(jié)果表明,在2.5 V單電源電壓下驅(qū)動(dòng)2 pF負(fù)載時(shí),運(yùn)放的直流可達(dá)到124 dB,單位增益帶寬720 MHz,轉(zhuǎn)換速率高達(dá)885 V/μs,達(dá)到0.1%的穩(wěn)定精度的建立時(shí)間只需4 ns,共模抑制比153 dB。
          帶有增益提高技術(shù)的高速CMOS運(yùn)算放大器設(shè)計(jì)


          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉