色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 錯誤使用派生時鐘對邏輯時序的影響

          錯誤使用派生時鐘對邏輯時序的影響

          作者: 時間:2013-09-10 來源:網絡 收藏
          FORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; webkit-text-size-adjust: auto; webkit-text-stroke-width: 0px">  begin

            MCLKB3 《= MCLK_EXT;

            MCLKB2 《= MCLKB3;

            MCLKB 《= MCLKB2;

            MCLK 《= MCLKB | MCLKB2 | MCLKB3;

            end

            end

            兩個從邏輯功能上看是一樣的,但修改后因為只使用CLK48M時鐘,邏輯都是以CLK48M為觸發(fā)時鐘,省去了一級觸發(fā)器的延時,于是大大縮短了從源到目的寄存器的延時。提高了最高時鐘速率。編譯后打印CLK48M系統(tǒng)時鐘最高頻率信息如下:

            Info: Clock “CLK48M” has Internal fmax of 77.08 MHz between source register “img_lgc:img|DATABUF[13]” and destination register “img_lgc:img|CAM_D[6]” (period= 12.974 ns)

            可以看到CLK48M最高頻率可以達到77.08M,這個頻率是由“img_lgc:img|DATABUF[13]”到“img_lgc:img|CAM_D[6]”之間的路徑決定的。后面再繼續(xù)針對該網絡做優(yōu)化。

            這種使用衍生時鐘的方法是很多人邏輯設計中存在的錯誤(因為對時序影響非常嚴重,所以這里稱它為一個錯誤也不為過),因為比較有典型性,所以特意整理了一下,希望引起初級邏輯工程師的注意。


          上一頁 1 2 下一頁

          評論


          技術專區(qū)

          關閉