色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的DDC濾波器設(shè)計(jì)與仿真

          基于FPGA的DDC濾波器設(shè)計(jì)與仿真

          作者: 時(shí)間:2012-09-26 來源:網(wǎng)絡(luò) 收藏

          近年來,軟件無(wú)線電已經(jīng)成為通信領(lǐng)域一個(gè)新的發(fā)展方向,數(shù)字下變頻技術(shù)(Digital Down Converter-)是軟件無(wú)線電的核心技術(shù)之一,也是計(jì)算量最大的部分?;?a class="contentlabel" href="http://cafeforensic.com/news/listbylabel/label/FPGA">FPGA設(shè)計(jì)一般采用CIC、HB、FIR級(jí)聯(lián)的形式組成。同時(shí),由于CIC的通帶性能實(shí)在太差,所以中間還要加上一級(jí)PFIR以平滑的通帶性能。而眾所周知用從事算法的開發(fā)是一件難度比較大的工作,而Xilinx公司開發(fā)的System Generator工具為算法的快速開發(fā)及帶來了巨大的方便。本文首先對(duì)CIC、HB、FIR濾波器的原理及設(shè)計(jì)作了簡(jiǎn)單的說明,最后用Matlab結(jié)合System generator對(duì)本文所設(shè)計(jì)的濾波器作了一個(gè)。

            1 總體結(jié)構(gòu)設(shè)計(jì)

            數(shù)字下變頻技術(shù)作為數(shù)字信號(hào)處理中的一個(gè)關(guān)鍵技術(shù),它通常由以下兒部分組成。首先,CIC濾波器,它實(shí)現(xiàn)簡(jiǎn)單而且能實(shí)現(xiàn)較大的下抽率。其次,由于CIC濾波器帶內(nèi)平坦性能太差,因此在CIC濾波器之后一般要加上PFIR來平滑帶內(nèi)平坦度。最后,由于CIC濾波器的抽取因子小宜取得過大,岡此還要用HB濾波器的級(jí)聯(lián)來進(jìn)一步增加抽取率。下面本文以如何設(shè)計(jì)一個(gè)原信號(hào)采樣率為72 MHz的、有效信號(hào)帶寬為2.05 MHz的、下抽率為14的、主旁瓣衰減80 dB以上的、通帶平坦度小于0.2 dB的下抽濾波器為例說明下抽濾波器的設(shè)計(jì)。

            實(shí)際中常用的DDC的實(shí)現(xiàn)框圖如圖1所示。

            基于FPGA的DDC濾波器設(shè)計(jì)與仿真

            2 CIC濾波器設(shè)計(jì)

            CIC濾波器是近年來在下變頻中用得最多的一種技術(shù),CIC濾波器在多速率信號(hào)處理中具有特別重要的位置,它可以充當(dāng)內(nèi)插濾波器,也可以充當(dāng)抽取濾波器,主要取決于積分器和梳狀濾波器的連接順序。由于CIC(級(jí)聯(lián)積分梳狀)濾波器不需要乘法運(yùn)算和存儲(chǔ)系數(shù),因此實(shí)現(xiàn)非常簡(jiǎn)單,在采樣率變換過程中經(jīng)常使用CIC濾波器進(jìn)行數(shù)字濾波。

            考慮到CIC濾波器的除數(shù)及抽取因子不宜取得過大,所以實(shí)際巾的下抽濾波器一般都是采用CI協(xié)同HB來完成下抽的任務(wù)。比如這里我們要下抽14,一般的做法是先用CIC下抽7然后用HB下抽2 如果這時(shí)一級(jí)HB仍然不滿足要求的話,我們可以通過適當(dāng)增加HB的級(jí)聯(lián)數(shù)目來完成下抽。例如,如果要下抽28,那么可以先下抽7,然后通過兩級(jí)HB來完成下抽4,進(jìn)而達(dá)到下抽28的目的。

            在MATLAB中通過設(shè)置下抽因子,需要的通帶截止頻率等參數(shù)可以方便的設(shè)計(jì)出想要的CIC濾波器。下圖為本次設(shè)計(jì)中設(shè)計(jì)出的CIC濾波器的幅頻響應(yīng)。

            基于FPGA的DDC濾波器設(shè)計(jì)與仿真

            通過將其通帶細(xì)節(jié)圖放大,可以發(fā)現(xiàn)在2.05 MHz處通帶的衰減為4.508 dB。

            基于FPGA的DDC濾波器設(shè)計(jì)與仿真

            3 PFIR濾波器設(shè)計(jì)

            PFIR濾波器的設(shè)計(jì)目標(biāo)是在滿足通帶波紋和過渡帶寬盡可能窄的同時(shí)使得阻帶衰減盡可能大,PFIR的階數(shù)越高,PFIR濾波器的通帶波紋,過渡帶寬,阻帶衰減等特性就越好。

          濾波器相關(guān)文章:濾波器原理


          fpga相關(guān)文章:fpga是什么


          濾波器相關(guān)文章:濾波器原理


          電源濾波器相關(guān)文章:電源濾波器原理



          上一頁(yè) 1 2 3 下一頁(yè)

          關(guān)鍵詞: FPGA DDC 濾波器 仿真

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉