加快設(shè)計(jì)流程的嵌入式系統(tǒng)開發(fā)方案
3、工業(yè)級(jí)PC------利用現(xiàn)成的PC技術(shù),工業(yè)級(jí)PC為開發(fā)工具及I/O性能提供了更為豐富的選擇。它們也具有許多與其他集成式嵌入式系統(tǒng)相同的技術(shù)說明和認(rèn)證,但這種性能是以成本為代價(jià)的,它比前述兩種方案更為昂貴。
基于EVOC EEB PowerPC模塊的集成式嵌入式系統(tǒng)架構(gòu)與圖1所示的簡(jiǎn)單方框圖相似。它使用Freescale PowerPC嵌入式處理器運(yùn)行VxWorks或Linux實(shí)時(shí)操作系統(tǒng)。PowerPC通過內(nèi)部的60X總線或PCI總線與DSP/FPGA相連接。 DSP/FPGA直接連接至AD采集芯片、開關(guān)量輸入輸出等外圍接口。
圖2:基于EVOC EEB PowerPC模塊的集成式嵌入式系統(tǒng)示意圖
圖3:EVOC EEB PowerPC模塊框架
縱觀以上兩種設(shè)計(jì)方案,技術(shù)性在其中能不能起到?jīng)Q定性作用,而簡(jiǎn)單的經(jīng)濟(jì)性分析卻是非常必要的。如果最終的利潤(rùn)足大于開發(fā)過程中所花費(fèi)的工程成本投資,那么所做的決定就是明智的。準(zhǔn)確估算自行設(shè)計(jì)方案所花費(fèi)的成本,并不是一個(gè)很簡(jiǎn)單的過程;如果只是把板卡組件的成本和硬件及軟件的開發(fā)時(shí)間相加,那么只能是非常粗略地估算了總投資成本。還應(yīng)該考慮其他的潛在成本才能準(zhǔn)確地評(píng)估實(shí)際的任務(wù)成本。
評(píng)估了工程投資成本后,可使用公式: TPC/(SUP-VCUP)=BEP(其中,TFC為總固定成本,VCUP為單位變動(dòng)成本, BEP為收支平衡點(diǎn)。)簡(jiǎn)單計(jì)算出企業(yè)的收支平衡點(diǎn)。但這并沒有包含其他潛在成本。不過,如果選擇了集成式嵌入式系統(tǒng),不但可以縮短上市時(shí)間,而且早期的利潤(rùn)將會(huì)用于成本優(yōu)化和特性改進(jìn)。通過這種方案,可以在整個(gè)產(chǎn)品生命周期內(nèi)分?jǐn)偼顿Y成本,而不是在早期的開發(fā)過程中投入所有資金。
那么這樣是否就不用再自行設(shè)計(jì)板卡了呢?當(dāng)然不是。對(duì)于那些對(duì)形狀尺寸有具體要求且具有極高產(chǎn)量的系統(tǒng),或者技術(shù)要求極為苛刻的系統(tǒng)來說,自行設(shè)計(jì)的方案將更具優(yōu)勢(shì)。而對(duì)于產(chǎn)量相對(duì)較低、技術(shù)復(fù)雜又需要快速上市的產(chǎn)品,使用現(xiàn)成平臺(tái)可以讓供應(yīng)商負(fù)擔(dān)物流和潛在成本,而使設(shè)計(jì)人員可以專注于突出技術(shù)優(yōu)勢(shì),從而在市場(chǎng)競(jìng)爭(zhēng)中處于領(lǐng)先位置。
評(píng)論