基于FPGA的高速數(shù)字隔離型串行ADC及應(yīng)用
3.實驗結(jié)果
如圖(5)所示,為FPGA控制Max1072的時序?qū)嶒灢ㄐ螆D參考基準電壓為2.5V。圖中信號Sta,Clk,Dclk分別對應(yīng)圖(3)中信號A,B,D。從實驗結(jié)果可見Max1072的時鐘頻率為24MHz,啟動轉(zhuǎn)換信號頻率為1.5MHz,與ADC時序要求完全吻合。
圖(6)為隔離前后兩路信號的比較情況。波形S為輸入模擬信號,頻率為10KHz。為調(diào)試方便外接了刷新頻率為1MHz的雙極型
圖(7)為加入隔離模塊后的跟蹤控制原理性實驗的跟蹤波形。高壓側(cè)電磁干擾對控制電路的影響有很大程度地減弱。這為實現(xiàn)高性能的逆變單元提供了可能性。
4.結(jié)論與展望
通過實驗驗證了本文設(shè)計的基于高速串行模數(shù)
評論