色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的PCI接口設(shè)計(jì)

          基于FPGA的PCI接口設(shè)計(jì)

          作者: 時(shí)間:2012-03-14 來源:網(wǎng)絡(luò) 收藏

          1 及其接口概述

          是高速同步總線,具有32bit總線寬度,工作頻率是33MHz,最大傳輸率為132Mbyte/s,遠(yuǎn)遠(yuǎn)大于ISA總線5Mbyte/s的速率。PICMG(PCI工業(yè)計(jì)算機(jī)制造商聯(lián)盟)制定的更加堅(jiān)固耐用的Compact 規(guī)范,支持64位總線寬度,66MHz作頻率,最大傳輸率為528Mbye/s?;赑C機(jī)的高速數(shù)據(jù)采集系統(tǒng)和各種虛擬儀器,幾乎都選擇了PCI總線。在現(xiàn)代高速通訊、測試等領(lǐng)域的嵌入式應(yīng)用中,Compact PCI總線大有超過VME和VXI總線的趨勢。PCI的高性能、高效率以及與現(xiàn)有標(biāo)準(zhǔn)的兼容性和充裕的發(fā)展?jié)摿Γ瞧渌偩€所不能及的,被計(jì)算機(jī)界公認(rèn)為最具高瞻遠(yuǎn)矚的局部總線標(biāo)準(zhǔn)。

          PCI總線接口相對(duì)其它總線接口來說是比較復(fù)雜的,它不但有著嚴(yán)格的同步時(shí)序要求,而且為了實(shí)現(xiàn)即插即用和自動(dòng)配置,還必須有許多配置寄存器。根據(jù)用戶設(shè)備的性質(zhì)不同,PCI設(shè)備分為MASTER(主設(shè)備)和TARGET(從設(shè)備),因此類型也就分為Master和TARGET兩種接口。概括地說,主要包括PCI標(biāo)準(zhǔn)配置寄存器(64字節(jié))、PCI 總線邏輯接口、用戶設(shè)備邏輯接口、數(shù)據(jù)緩沖區(qū)等。

          作為一般應(yīng)用設(shè)計(jì)工程師,為縮短開發(fā)周期,沒有必要自己去設(shè)計(jì)全部的復(fù)雜的接口邏輯,甚至可以不必完全理解PCI規(guī)范的細(xì)節(jié),就能進(jìn)行PCI用戶設(shè)備的設(shè)計(jì)。目前,市場上有一些專用PCI接口芯片,如AMCC公司的S5920(TARGET接口)、S5933(MASTER接口)等。使用這些專用PCI接口芯片,設(shè)計(jì)者只需要使用地址線、數(shù)據(jù)線以及少數(shù)幾個(gè)讀寫控制信號(hào),就能實(shí)現(xiàn)PCI總線與PCI用戶設(shè)備之間的連接,類似ISA總線接口那么簡單方便。

          隨著 (現(xiàn)場可編程邏輯陣列請(qǐng)介紹一下Flash的全面管理問題。) 技術(shù)的快速發(fā)展,萬門以上乃至幾十萬門邏輯陣列的使用越來越普遍,的單片價(jià)格也大幅度下降。與專用PCI接口芯片相似,很多制造商都提供了PCI接口宏核邏輯(PCI MegaCore)。設(shè)計(jì)者可以將PCI用戶邏輯與PCI MegaCore集成在一片F(xiàn)PGA里,并且可以在頂層通過仿真來驗(yàn)證PCI接口以及用戶邏輯設(shè)計(jì)的正確與否,這樣可以大幅度提高調(diào)試速度,縮短開發(fā)周期,提高電路板的集成度和系統(tǒng)的性能。

          Altera公司提供了多種不同功能的PCI MegaCore,例如:pci _a(帶有DMA的32位MASTER/TARGET接口),pci_mt64(支持64位的MASTER/TARGET接口),pci_mt32(32位的MASTER/TARGET接口),pci_t64(支持64位的TARGET接口),pci_t32(32位的TARGET接口)等。不同的PCI MegaCore占用的資源是不同的,設(shè)計(jì)者可以根據(jù)PCI用戶設(shè)備的需求來選擇。

          本文將介紹Altera公司提供的最簡單的32位PCI TARGET接口宏核邏輯pci_t32。重點(diǎn)介紹利用pci_t32進(jìn)行PCI接口設(shè)計(jì)的方法及應(yīng)用注意事項(xiàng),并給出具體設(shè)計(jì)實(shí)例。其它PCI MegaCore的設(shè)計(jì)方法與此相類似。本文不介紹有關(guān)PCI規(guī)范的細(xì)節(jié)內(nèi)容。

          2 Pci_t32 MegaCore的內(nèi)部結(jié)構(gòu)及外圍信號(hào)

          Pci_t32是ALTERA公司提供的最簡單的32位PCI TARGET接口宏核邏輯,支持33MHz和66MHz的PCI時(shí)鐘。
          Pci_t32內(nèi)部結(jié)構(gòu)包含如下幾個(gè)模塊:
          PCI總線配置寄存器,是符合PCI規(guī)范2.2版規(guī)定的所有配置寄存器。配置寄存器用于識(shí)別設(shè)備、控制PCI總線功能、提供PCI總線狀態(tài)等。
          奇偶校驗(yàn)?zāi)K,用于對(duì)數(shù)據(jù)、地址、命令等進(jìn)行奇偶校驗(yàn)。
          PCI側(cè)TARGET控制模塊(PCI target control block),用于控制pci_t32(作為TARGET)與PCI總線的各種操作。
          用戶設(shè)備側(cè)TARGET控制模塊(local target cONtrol block),用于控制pci_t32(作為TARGET)與用戶邏輯的各種操作。
          用戶設(shè)備側(cè)地址/數(shù)據(jù)/命令/字節(jié)使能模塊,接收和輸出用戶側(cè)的所有地址/數(shù)據(jù)/命令/字節(jié)使能等信號(hào)。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: PCI總線 FPGA PCI接口

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉