高速互聯(lián)鏈路中參考時(shí)鐘的抖動(dòng)分析與測(cè)量
時(shí)鐘抖動(dòng)的分解
時(shí)鐘抖動(dòng)的峰峰值和RMS值僅反映了抖動(dòng)在統(tǒng)計(jì)上的數(shù)值,并沒(méi)有分析抖動(dòng)的來(lái)源。對(duì)于時(shí)鐘抖動(dòng)分解,業(yè)內(nèi)通常把抖動(dòng)分解為:總體抖動(dòng) (TJ)、確定性抖動(dòng)(DJ)、隨機(jī)抖動(dòng)(RJ)、周期性抖動(dòng)(PJ)、占空比失真(DCD)等等。如下圖6所示為各種抖動(dòng)的關(guān)系圖。
TJ及其各種成分,都是針對(duì)TIE的。如前文所說(shuō),TIE反映了被測(cè)時(shí)鐘與理想時(shí)鐘的偏差。TIE抖動(dòng)的峰峰值為隨著測(cè)試樣本數(shù)的增加不斷增大(隨機(jī)抖動(dòng)因素引起的),TJ是和誤碼率聯(lián)系起來(lái)的,通常誤碼率為10E-12,即通常所說(shuō)的TJ是10的12次方個(gè)樣本的TIE抖動(dòng)的峰峰值。TJ包括了RJ和DJ,而DJ包括了PJ、DCD、BUJ(其它有界的數(shù)據(jù)不相關(guān)性抖動(dòng))。對(duì)于單邊沿來(lái)同步與定時(shí)的時(shí)鐘,DCD不算做抖動(dòng)(當(dāng)然,絕大多數(shù)時(shí)鐘都只用其上升沿)。
RJ會(huì)隨著樣本數(shù)的增多不斷增大,其直方圖滿足高斯分布,通常用其統(tǒng)計(jì)后的1個(gè)Sigma或RMS值來(lái)表示,在抖動(dòng)測(cè)試儀器中得到的RJ通常為RMS值。隨機(jī)抖動(dòng)的來(lái)源為熱噪聲、Shot Noise和Flick Noise,與電子器件和半導(dǎo)體器件的電子和空穴特性有關(guān),比如ECL工藝的PLL比TTL和CMOS工藝的PLL有更小的隨機(jī)抖動(dòng)。
DJ是有邊界的、確定性的抖動(dòng),來(lái)源為:開(kāi)關(guān)電源噪聲、串?dāng)_、電磁干擾等等,與電路的設(shè)計(jì)有關(guān),可以通過(guò)優(yōu)化設(shè)計(jì)來(lái)改善,比如選擇合適的電源濾波方案、合理的PCB布局和布線。
在抖動(dòng)頻譜中,RJ是頻譜的基底部分,而DJ是抖動(dòng)頻譜中的尖峰部分。很多測(cè)試儀器都是從抖動(dòng)頻譜來(lái)分解抖動(dòng)的。
時(shí)鐘抖動(dòng)測(cè)試注意事項(xiàng)
在時(shí)鐘抖動(dòng)測(cè)試中,有以下要點(diǎn):
選擇合適帶寬:為了準(zhǔn)確測(cè)量到時(shí)鐘的邊沿,通常,示波器的帶寬在時(shí)鐘頻率的5倍以上,對(duì)于某些邊沿很快的時(shí)鐘,甚至需要儀器帶寬大于10倍時(shí)鐘主頻。
選擇合適測(cè)試點(diǎn):由于時(shí)鐘鏈路可能使用了各種端接策略或者星形拓?fù)浣Y(jié)構(gòu),在發(fā)送端探測(cè)時(shí)鐘可能沒(méi)有太大的參考意義,通常是在時(shí)鐘鏈路的靠近接收端處探測(cè)和分析。
保證地線盡量短:探頭的地線較長(zhǎng)時(shí),引入的寄生電感可能導(dǎo)致測(cè)量到的波形失真,較長(zhǎng)的地線構(gòu)成的信號(hào)環(huán)路也更容易受到電磁干擾。
信號(hào)幅度盡量占滿整個(gè)屏幕:示波器的ADC只有8個(gè)比特的分辨率,必須讓信號(hào)幅度盡量占滿示波器的整個(gè)屏幕才可以保證足夠的測(cè)試精度。
固定到合適的采樣率:使用合適的采樣率,保證在時(shí)鐘的邊沿采集到足夠的采樣點(diǎn)。
抓取足夠的時(shí)鐘周期:對(duì)于有較低頻率的PJ的時(shí)鐘,需要捕獲足夠長(zhǎng)的時(shí)間才能找到該時(shí)鐘的抖動(dòng)來(lái)源。
時(shí)鐘抖動(dòng)評(píng)估中的難點(diǎn)
在目前通信設(shè)備的時(shí)鐘的測(cè)試分析中,存在的問(wèn)題為:芯片、設(shè)備、測(cè)試儀器廠商對(duì)時(shí)鐘抖動(dòng)指標(biāo)的含義定義不一致。比如有的芯片廠商直接給出抖動(dòng)的pk-pk值,而沒(méi)有指明是那種抖動(dòng)要求。芯片廠商給出的名稱與測(cè)試儀器廠商的名稱一致,但實(shí)際描述的含義卻不一致。
有的芯片廠商對(duì)時(shí)鐘抖動(dòng)指標(biāo)要求不嚴(yán)謹(jǐn);有的芯片廠商給出的時(shí)鐘抖動(dòng)的指標(biāo)要求比較隨意,指標(biāo)的給出沒(méi)有相應(yīng)的根據(jù)。這些原因在于近十年來(lái)電子產(chǎn)品的運(yùn)行速度和時(shí)鐘頻率不斷增加,而抖動(dòng)的知識(shí)也在不斷完善與理論化,而某些芯片廠商的文檔對(duì)于抖動(dòng)的定義不規(guī)范,給時(shí)鐘性能的評(píng)估帶來(lái)一定的困難,這些需要各自的積累來(lái)進(jìn)行評(píng)估。
結(jié)語(yǔ)
高速鏈路是各電子設(shè)備以后重要的組成部分,其設(shè)計(jì)、性能分析和評(píng)估都是熱門的話題。本文僅對(duì)時(shí)鐘抖動(dòng)的基本概念和測(cè)試進(jìn)行相關(guān)的探討,而抖動(dòng)各成分的分離技術(shù)、時(shí)鐘抖動(dòng)在時(shí)域和頻域表現(xiàn)及他們的關(guān)系、抖動(dòng)的來(lái)源、抖動(dòng)的改善、抖動(dòng)在不同應(yīng)用場(chǎng)景下對(duì)系統(tǒng)的影響都是電路設(shè)計(jì)與測(cè)試工程師需要深入研究的內(nèi)容。
參考文獻(xiàn)
《jitter slides》----力科
《Jitter, Noise, and Signal Integrity at High-Speed》---Mike Peng Li
評(píng)論