EEPW首頁(yè) >>
主題列表 >>
邏輯電路
邏輯電路 文章 進(jìn)入邏輯電路技術(shù)社區(qū)
同步RS觸發(fā)器
- 具有時(shí)鐘脈沖控制的觸發(fā)器稱為同步觸發(fā)器,又稱為鐘控觸發(fā)器,時(shí)鐘觸發(fā)器。這種觸發(fā)器只有在時(shí)鐘脈沖到來(lái)時(shí),輸出端才根據(jù)這時(shí)的輸入信號(hào)改變狀態(tài)。 1.同步RS觸發(fā)器電路結(jié)構(gòu) 圖1是同步RS觸發(fā)器的邏輯圖和邏輯符號(hào)。它是在基本RS觸發(fā)器(G1和G2)的基礎(chǔ)上,增加了由兩個(gè)與非門(mén)(G3和G4)組成的輸入門(mén),和一個(gè)鐘控端CP構(gòu)成。該電路有兩個(gè)輸出端和Q,還有五個(gè)輸入端。但應(yīng)注意這五個(gè)輸入端的作用和輸入信號(hào)的極性。 ① 輸入端和 和端在CP=0時(shí),可直接使觸發(fā)器
- 關(guān)鍵字: 觸發(fā)器 邏輯電路
觸發(fā)器的特點(diǎn)和類型
- 1.觸發(fā)器的特點(diǎn) 觸發(fā)器具有兩個(gè)穩(wěn)定的狀態(tài),在外加信號(hào)的觸發(fā)下,可以從一個(gè)穩(wěn)態(tài)翻轉(zhuǎn)為另一穩(wěn)態(tài)。這一新的狀態(tài)在觸發(fā)信號(hào)去掉后,仍然保持著,一直保留到下一次觸發(fā)信號(hào)來(lái)到為止,這就是觸發(fā)器的記憶作用,它可以記憶或存儲(chǔ)兩個(gè)信息——“0”或“1”。 觸發(fā)器,以及由觸發(fā)器和門(mén)電路組成的時(shí)序邏輯電路,如計(jì)數(shù)器、移位寄存器等,也都有一個(gè)共同的工作特點(diǎn),這就是:電路的輸出,不僅和當(dāng)前的輸入信號(hào)有關(guān),還和電路原來(lái)的狀態(tài)有關(guān)。因此,它們都具有記憶功能。 觸發(fā)器由門(mén)電路構(gòu)成,它有一個(gè)或多個(gè)輸入端,有兩個(gè)互補(bǔ)輸出
- 關(guān)鍵字: 觸發(fā)器 邏輯電路
加法器
- 在數(shù)字電路中,常需要進(jìn)行加、減、乘、除等算術(shù)運(yùn)算,而乘、除和減法運(yùn)算均可變換為加法運(yùn)算,故加法運(yùn)算電路應(yīng)用十分廣泛。 1.半加器 不考慮由低位來(lái)的進(jìn)位,只有本位兩個(gè)數(shù)相加,稱為半加器。圖1(a)為半加器的方框圖。其中:A、B分別為被加數(shù)與加數(shù),作為電路的輸入端;S為兩數(shù)相加產(chǎn)生的本位和,它和兩數(shù)相加產(chǎn)生的向高位的進(jìn)位C一起作為電路的輸出。 圖1 半加器框圖、邏輯圖和符號(hào) 根據(jù)二進(jìn)制數(shù)相加的原則,得到半加器的真值表如表1所列。 表1 半加器的真值表
- 關(guān)鍵字: 加法器 邏輯電路
TTL集電極開(kāi)路門(mén)
- 集電極開(kāi)路門(mén),即OC門(mén),是一種能夠?qū)崿F(xiàn)線邏輯的電路。OC與非門(mén)電路的特點(diǎn)是將原TTL與非門(mén)電路中的VT3管(見(jiàn)圖1)集電極開(kāi)路,并取消集成電極電阻。所以,使用OC門(mén)時(shí),為保證電路正常工作,必須外接一只RL電阻與電源VCC相連,稱為上拉電阻,如圖2(a)所示。 圖1 典型的TTL中速與非門(mén)電路 圖2 集電極開(kāi)路門(mén)電路 兩個(gè)OC門(mén)電路并聯(lián)在一起,可以完成“線與”邏輯功能,如圖2(b)所示。由圖知:輸出F與輸入A、B、C、D之間的邏輯關(guān)系為: &n
- 關(guān)鍵字: TTL 邏輯電路
組合邏輯電路的特點(diǎn)與組成
- 1.組合邏輯電路的特點(diǎn) 若在一個(gè)數(shù)字電路中,電路的任一時(shí)刻的輸出,僅僅決定于該時(shí)刻電路的輸入,而與電路原來(lái)的狀態(tài)無(wú)關(guān),則次電路就稱為組合邏輯電路,簡(jiǎn)稱組合電路。若組合邏輯電路只有一個(gè)輸出量,稱為單輸出組合邏輯電路;若有一個(gè)以上輸出量,稱為多輸出組合邏輯電路。 2.組合邏輯電路的組成 組合邏輯電路的組成方框圖如圖1所示。它有n個(gè)輸入端,m個(gè)輸出端,Xi為輸入邏輯變量,Yi為輸出邏輯變量。輸出變量Y1,Y2,...,Ym是輸入變量X1、X2,…,Xn的函數(shù),即: &nb
- 關(guān)鍵字: 組合邏輯電路 邏輯電路
常用進(jìn)位制計(jì)數(shù)制對(duì)應(yīng)關(guān)系
- 二進(jìn)制數(shù)、八進(jìn)制數(shù)、十六進(jìn)制數(shù)及十進(jìn)制數(shù)是現(xiàn)代數(shù)字系統(tǒng)中常用的四種數(shù)制,這幾種進(jìn)位制計(jì)數(shù)制之間的對(duì)應(yīng)關(guān)系如表1所列。 表1 常用計(jì)數(shù)制數(shù)的表示方法 十進(jìn)制數(shù) 二進(jìn)制數(shù) 八進(jìn)制數(shù) 十六進(jìn)制數(shù) 0 0 0 0 1 1 1 1 2 10 2 2 3 11 3 3 4 100 4 4 5 101 5 5
- 關(guān)鍵字: 進(jìn)位制 計(jì)數(shù)制 邏輯電路
TTL“與”擴(kuò)展器
- 在實(shí)際使用中,有時(shí)會(huì)遇到“與非”門(mén)的輸入端個(gè)數(shù)少于輸入變量個(gè)數(shù)的情況。此時(shí)可找多輸入端的“與非門(mén)”來(lái)實(shí)現(xiàn)。如沒(méi)有,則可通過(guò)在“與非”門(mén)上加“與”擴(kuò)展器的方法來(lái)解決,“與”擴(kuò)展器的電路很簡(jiǎn)單,是一只多發(fā)射極的三極管,如圖1所示。 使用時(shí),只需將圖1中多發(fā)射極管的基極b與集電極c和“與非”門(mén)的VT1管(如圖2中所示)的基極和集電極并聯(lián)相接,就相當(dāng)于增加了“與非”門(mén)的輸入端,當(dāng)然這個(gè)“與非門(mén)”必須是能帶“與”擴(kuò)展器的“與非門(mén)”,也就是有VT1管基極和集電極的相應(yīng)引出線。在有些產(chǎn)品手冊(cè)上也標(biāo)明某種“與非
- 關(guān)鍵字: TTL 擴(kuò)展器 邏輯電路
CMOS邏輯門(mén)電路
- CMOS問(wèn)世比TTL較晚,但發(fā)展較快,大有后來(lái)者居上、趕超并取代之勢(shì)。 1.組成結(jié)構(gòu) CMOS電路是互補(bǔ)型金屬氧化物半導(dǎo)體電路的英文字頭縮寫(xiě)。它由絕緣場(chǎng)效應(yīng)晶體管組成。由于只有一種載流子,因而是一種單極型晶體管集成電路。其基本結(jié)構(gòu)是一個(gè)N溝道MOS管和一個(gè)P溝道MOS管,如圖1所示。由于兩管柵極工作電壓極性相反,故將兩管柵極相連作為輸入端,兩個(gè)漏極相連作為輸出端,如圖1(a)所示,則兩管正好互為負(fù)載,處于互補(bǔ)工作狀態(tài)。 圖1 CMOS電路基本結(jié)構(gòu)示意圖
- 關(guān)鍵字: CMOS 邏輯門(mén)電路 邏輯電路
TTL邏輯門(mén)電路
- 1.組成結(jié)構(gòu) TTL電路是晶體管-晶體管邏輯電路的英文字頭縮寫(xiě)。它由NPN或PNP型晶體管組成,圖1是典型的TTL中速與非門(mén)電路。由于電路中載流子有電子和空穴兩種極性,因而是一種雙極型晶體管集成電路。 圖1 典型的TTL中速與非門(mén)電路 TTL電路有好幾種,其中速度最高的是STTL,即肖特基TTL電路,其平均傳輸時(shí)間約3ns,比標(biāo)準(zhǔn)型TTL約快6~7倍;功耗最低的是LSTTL,其功耗不到標(biāo)準(zhǔn)型TTL的十分之一。TTL電路與其他雙極型電路相比,在性能、價(jià)格上可謂物美價(jià)廉,已基本上取代了RTL
- 關(guān)鍵字: TTL 邏輯門(mén)電路 邏輯電路
邏輯門(mén)電路的類型
- 在數(shù)字電路中,用來(lái)實(shí)現(xiàn)各種邏輯運(yùn)算的電子電路,稱為邏輯門(mén)電路,簡(jiǎn)稱門(mén)電路。 按照電路的不同結(jié)構(gòu),門(mén)電路可以分為分立元件門(mén)電路和集成門(mén)電路。表1列出了分立元件組成的三種常見(jiàn)門(mén)電路的電路形式和相關(guān)元件的工作情況。 集成電路常見(jiàn)門(mén)電路主要分為:雙極型(如DTL、TTL、ECL、IIL、HTL)和單極型(如NMOS、PMOS、CMOS)電路。應(yīng)用較多的是雙極型的TTL和單極型的CMOS門(mén)電路。 &
- 關(guān)鍵字: 邏輯門(mén)電路 邏輯電路
信億科技發(fā)布SATAII/PATA雙接口控制芯片
- 專注于儲(chǔ)存設(shè)備研發(fā)的信億科技,將于十月初發(fā)表SATAII/PATA雙接口控制芯片:ATP8620,此款芯片可以同時(shí)連接2臺(tái)SATA裝置與2臺(tái)IDE裝置,透過(guò)32bit的PCI-X接口,可以輕易與擁有PCI/PCI-X接口的CPU搭配,建構(gòu)一具有SATA3G高速傳輸及低成本ATA133裝置的次系統(tǒng)產(chǎn)品。 在PCI總線方面,8620擁有32bit、133MHz的頻率,總頻寬可到達(dá)533MB/s,對(duì)于一般嵌入式系統(tǒng)CPU而言,ATP8620具有良好的兼容性與傳輸速率,因此適合用于發(fā)展EmbeddedSystem
- 關(guān)鍵字: 工業(yè)控制 信億 電子 芯片 邏輯電路
邏輯電路介紹
以二進(jìn)制為原理、實(shí)現(xiàn)數(shù)字信號(hào)邏輯運(yùn)算和操作的電路。分組合邏輯電路和時(shí)序邏輯電路。前者的邏輯功能與時(shí)間無(wú)關(guān),即不具記憶和存儲(chǔ)功能,后者的操作按時(shí)間程序進(jìn)行。由于只分高、低電平,抗干擾力強(qiáng),精度和保密性佳。廣泛應(yīng)用于計(jì)算機(jī)、數(shù)字控制、通信、自動(dòng)化和儀表等方面。
最基本的有與電路 或電路 和非電路。
“邏輯電路”在漢英詞典中的解釋(a logical circuit
簡(jiǎn)單的邏輯電 [ 查看詳細(xì) ]
相關(guān)主題
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473