色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> 門陣列

          基于FPGA實(shí)現(xiàn)塔康地面信標(biāo)信號(hào)發(fā)生器設(shè)計(jì)

          • 基于FPGA實(shí)現(xiàn)塔康地面信標(biāo)信號(hào)發(fā)生器設(shè)計(jì),摘要:為滿足某型飛機(jī)塔康設(shè)備檢測(cè)儀器要求,對(duì)其提供穩(wěn)定、可靠、多樣的塔康地面信標(biāo)信號(hào)。設(shè)計(jì)利用Altera公司的 EP4CE6E22C8為控制核心,以DAC813JP為DA轉(zhuǎn)換器,運(yùn)用DDS基本原理,通過QuartusII軟件編寫塔康地面信
          • 關(guān)鍵字: 塔康信號(hào)  門陣列  數(shù)模轉(zhuǎn)換器  

          現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)

          • 隨著器件規(guī)模、功能以及可靠性的不斷提高,FPGA在現(xiàn)代數(shù)字系統(tǒng)中的應(yīng)用日漸廣泛。采用FPGA設(shè)計(jì)數(shù)字電路已經(jīng)成為數(shù)字電路系統(tǒng)領(lǐng)域的主要設(shè)計(jì)方式之一。 FPGA設(shè)計(jì)是指使用相應(yīng)的EDA開發(fā)軟件對(duì)FPGA器件進(jìn)行開發(fā)的過程
          • 關(guān)鍵字: FPGA  現(xiàn)場(chǎng)可編程  門陣列    

          瑞薩電子簡便門陣列產(chǎn)品介紹

          •   近年來,F(xiàn)PGA得到了廣泛應(yīng)用,從原來的通信擴(kuò)展到消費(fèi)電子、汽車電子、工業(yè)控制、測(cè)試測(cè)量等領(lǐng)域,以滿足日益增長的客戶個(gè)性化需求。但是FPGA的量產(chǎn)成本和量產(chǎn)編程問題一直困擾著客戶。而作為半定制產(chǎn)品的門陣列,憑著其低成本、高安全性等特點(diǎn),被視作FPGA量產(chǎn)的優(yōu)質(zhì)替代品而廣泛應(yīng)用于通信、制造、辦公自動(dòng)化、消費(fèi)和娛樂產(chǎn)品中。   什么是門陣列?   門陣列是指由半導(dǎo)體廠商準(zhǔn)備出已經(jīng)在硅片上形成了被稱為基本單元的邏輯門的母板,通過按照用戶希望的電路進(jìn)行布線,在母板上形成電路的半客戶定制品芯片。門陣列使用通
          • 關(guān)鍵字: 瑞薩電子  門陣列  FPGA  

          可編程系統(tǒng)級(jí)芯片(SoPC)應(yīng)用設(shè)計(jì)的工具要求

          •   門陣列、ASIC和PLD在競(jìng)爭(zhēng)中促進(jìn)了可編程邏輯器件的發(fā)展,SoPC的出現(xiàn)使可編程邏輯器件有機(jī)會(huì)通過軟核進(jìn)入傳統(tǒng)的嵌入式處理器市場(chǎng),本文介紹其應(yīng)用過程對(duì)設(shè)計(jì)工具的種種要求。   對(duì)可編程系統(tǒng)級(jí)芯片(SoPC)的開發(fā)而言,僅僅依靠可編程器件(PLD)在規(guī)模和速度方面的進(jìn)步,依靠使用方便的嵌入式處理器內(nèi)核,以及依靠其他的IP內(nèi)核本身是不夠的。通過解決系統(tǒng)級(jí)的復(fù)雜問題,使PLD技術(shù)在產(chǎn)品面市時(shí)間方面帶來好處,需要一種清晰的系統(tǒng)層次的構(gòu)造方法。 ? ?   過去, PLD的用戶喜愛
          • 關(guān)鍵字: PLD  SoPC  ASIC  門陣列  
          共4條 1/1 1

          門陣列介紹

          門陣列屬于半定制的集成電路,可分為有信道和無信道兩種。 有信道門陣列是在一個(gè)芯片上把門排列成陣列形式,嚴(yán)格地講是把單元(含有若干個(gè)器件)排列成陣列形式。單元被排列成行,行與行之間留有作為連線用的信道區(qū),信道的寬度是固定的。這就是“有信道門陣列”這一名稱的由來。為了保證單元之間的布線具有100%的布通率,需要有較寬的信道,但這樣會(huì)導(dǎo)致無用的走線區(qū)域,因而浪費(fèi)了硅面積。 為了不大量浪費(fèi)硅面積以 [ 查看詳細(xì) ]
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473