色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> cpld/fpga

          硅晶片融合技術(shù)助力 SoC FPGA設(shè)計(jì)架構(gòu)脫穎而出(二)

          • 活用現(xiàn)場(chǎng)可編程門陣列  現(xiàn)場(chǎng)可編程門陣列(FPGA)是系統(tǒng)設(shè)計(jì)人員的第三種方案(圖1)。在很多方法中,F(xiàn)PGA一直是以 ...
          • 關(guān)鍵字: 硅晶片  融合技術(shù)  SoC  FPGA  

          硅晶片融合技術(shù)助力 SoC FPGA設(shè)計(jì)架構(gòu)脫穎而出(一)

          • 對(duì)于系統(tǒng)設(shè)計(jì)人員而言,提高積體電路的整合度既是好消息,也帶來新問題。好消息是,在每一個(gè)硅晶片的新制程節(jié)點(diǎn),晶 ...
          • 關(guān)鍵字: 硅晶片  SoC  FPGA  

          基于FPGA的可配置FFT_IFFT處理器的設(shè)計(jì)與實(shí)現(xiàn)

          • 目前,正交頻分復(fù)用OFDM(Orthogonal Frequency Division Multiplexing)技術(shù)已經(jīng)成為未來寬帶無線接入系統(tǒng)的基本實(shí)現(xiàn)技術(shù)之一,其抗多徑衰落和高頻帶利用率的優(yōu)點(diǎn)被廣泛應(yīng)用于無線通信系統(tǒng)中,是解決高速數(shù)據(jù)在無線信
          • 關(guān)鍵字: FFT_IFFT  FPGA  可配置  處理器    

          基于FPGA的AVS視頻解碼芯片仿真和驗(yàn)證平臺(tái)設(shè)計(jì)

          • AVS是我國具備自主知識(shí)產(chǎn)權(quán)的第二代信源編碼標(biāo)準(zhǔn),其編碼效率比MPEG-2高2~3倍,與AVC相當(dāng),但技術(shù)方案簡潔,芯片實(shí)現(xiàn)復(fù)雜度低,是一套包含系統(tǒng)、視頻、音頻和媒體版權(quán)管理在內(nèi)的完整標(biāo)準(zhǔn)體系,為數(shù)字音視頻產(chǎn)業(yè)提供
          • 關(guān)鍵字: FPGA  AVS  視頻解碼  平臺(tái)設(shè)計(jì)    

          Mouser宣布全球分銷友晶科技的Altera FPGA設(shè)計(jì)解決方案

          • Mouser Electronics, Inc.日前宣布與FPGA設(shè)計(jì)解決方案的世界級(jí)創(chuàng)新公司友晶科技 (Terasic Technologies)達(dá)成新的全球分銷協(xié)議。友晶科技全系列產(chǎn)品包括基于FPGA的可編程邏輯設(shè)備。
          • 關(guān)鍵字: Mouser  友晶  FPGA  

          Altera推出Quartus II軟件v13.0

          • Altera公司日前宣布推出Quartus? II軟件13.0版,這一軟件實(shí)現(xiàn)了性能最好的FPGA和SoC,提高了設(shè)計(jì)人員的效能。28 nm FPGA和SoC用戶的編譯時(shí)間將平均縮短25%。與以前的軟件版本相比,該版本可以將面向高端28 nm Stratix? V FPGA的,最難收斂的設(shè)計(jì)編譯時(shí)間平均縮短50%。
          • 關(guān)鍵字: Altera  FPGA  

          如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)

          • 如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī), FPGA常常用于執(zhí)行基于序列和控制的行動(dòng),比如實(shí)現(xiàn)一個(gè)簡單的通信協(xié)議。對(duì)于設(shè)計(jì)人員來說,滿足這些行動(dòng)和序列要求的最佳方法則是使用狀態(tài)機(jī)。狀態(tài)機(jī)是在數(shù)量有限的狀態(tài)之間進(jìn)行轉(zhuǎn)換的邏輯結(jié)構(gòu)。一個(gè)狀態(tài)機(jī)在某個(gè)特定
          • 關(guān)鍵字: 狀態(tài)  實(shí)現(xiàn)  FPGA  如何  

          一種基于FPGA的接口電路設(shè)計(jì)

          • 一種基于FPGA的接口電路設(shè)計(jì), 摘 要:在航空電子系統(tǒng)中,經(jīng)常需要對(duì)1553B總線和ARINC429總線進(jìn)行雙向數(shù)據(jù)轉(zhuǎn)換以適應(yīng)不同電子設(shè)備的接口要求。由于兩種總線標(biāo)準(zhǔn)傳輸協(xié)議不同,傳輸速率和數(shù)據(jù)格式有較大差異,常規(guī)系統(tǒng)需要多種專業(yè)數(shù)據(jù)轉(zhuǎn)換芯片以
          • 關(guān)鍵字: 電路設(shè)計(jì)  接口  FPGA  基于  

          高性能數(shù)字接收機(jī)FPGA設(shè)計(jì)

          • 摘要:基于Xilinx FPGA設(shè)計(jì)出一種高性能數(shù)字接收機(jī)。該數(shù)字接收機(jī)由高速、高分辨率A/D和高性能FPGA構(gòu)成。高速A/D實(shí)現(xiàn)中頻數(shù)字化,高性能FPGA實(shí)現(xiàn)數(shù)字下變頻、數(shù)字多相濾波、半帶抽取、匹配濾波和位同步功能,使得中頻載波為153.6MHz的TD-SCDMA信號(hào),下變頻-抽取-濾波-位同步后得到高質(zhì)量的采樣率為1.28MHz的基帶信號(hào)。
          • 關(guān)鍵字: FPGA  載波  A/D  201305  

          FPGA雙雄策略變 圈地為王發(fā)揮能量

          •   在FGPA戰(zhàn)場(chǎng)上,眾所皆知的頭號(hào)兩大對(duì)手就是Altera與Xilinx。一般認(rèn)為這兩對(duì)手會(huì)在同一個(gè)戰(zhàn)場(chǎng)上爭(zhēng)個(gè)你死我活,然而經(jīng)過多年的鏖戰(zhàn),兩廠商已經(jīng)從過去積極的正面廝殺對(duì)決,改而轉(zhuǎn)向較為保守的畫地為王,以既有優(yōu)勢(shì)為基礎(chǔ),固守疆域,進(jìn)而轉(zhuǎn)化為更大的研發(fā)能量。    ?   據(jù)了解,Xilinx在既有的28奈米FPGA市場(chǎng)已經(jīng)打下穩(wěn)定基礎(chǔ),而目前xilinx也不側(cè)重在更先進(jìn)製程上與對(duì)手爭(zhēng)個(gè)你死我活,反倒是穩(wěn)扎穩(wěn)打固守疆土,選擇將FPGA的可程式化優(yōu)勢(shì)發(fā)揮到極致。Xilinx認(rèn)為,可程式
          • 關(guān)鍵字: Altera  FPGA  

          基于萊迪思FPGA的視頻顯示接口的實(shí)現(xiàn)

          • 視頻顯示器市場(chǎng)分為:大批量應(yīng)用,如臺(tái)式機(jī)、筆記本顯示器和電視機(jī)面板;中等批量應(yīng)用,如小型人機(jī)接口(HMI)面板和大尺寸數(shù)字標(biāo)牌。本文將探討的是大尺寸顯示器面板應(yīng)用(表1),其中FPGA是一個(gè)備受關(guān)注的選擇,它可以滿
          • 關(guān)鍵字: FPGA  視頻顯示  接口    

          FPGA核心知識(shí)詳解(3):那些讓FPGA初學(xué)者糾結(jié)的仿真

          • 對(duì)于FPGA初學(xué)者而言,如何正確了解并理解FPGA的仿真是關(guān)鍵。應(yīng)廣大FPGA初學(xué)者和愛好者要求,電子發(fā)燒友網(wǎng)編輯根 ...
          • 關(guān)鍵字: FPGA  核心知識(shí)  仿真  

          基于FPGA協(xié)處理器的算法加速的實(shí)現(xiàn)

          • 當(dāng)今的設(shè)計(jì)工程師受到面積、功率和成本的約束,不能采用GHz級(jí)的計(jì)算機(jī)實(shí)現(xiàn)嵌入式設(shè)計(jì)。在嵌入式系統(tǒng)中,通常是由相對(duì)數(shù)量較少的算法決定最大的運(yùn)算需求。使用設(shè)計(jì)自動(dòng)化工具可以將這些算法快速轉(zhuǎn)換到硬件協(xié)處理器中。
          • 關(guān)鍵字: FPGA  協(xié)處理器  算法    

          淺析FPGA設(shè)計(jì)流程及布線資源

          • 1、電路設(shè)計(jì)與輸入  電路設(shè)計(jì)與輸入是指通過某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的 ...
          • 關(guān)鍵字: FPGA  設(shè)計(jì)流程  布線資源  

          FPGA硬件電路的調(diào)試必備原則和技巧

          • 在調(diào)試FPGA電路時(shí)要遵循必須的原則和技巧,才能降低調(diào)試時(shí)間,防止誤操作損壞電路。通常情況下,參考以下步驟執(zhí)行 ...
          • 關(guān)鍵字: FPGA  硬件電路  調(diào)試必備  
          共6999條 196/467 |‹ « 194 195 196 197 198 199 200 201 202 203 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473