色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld/fpga

          FPGA設計開發(fā)軟件Quartus II的使用技巧之:Quartus II軟件基礎(chǔ)介紹

          • Quartus II設計軟件是Altera提供的完整的多平臺設計環(huán)境,能夠直接滿足特定設計需要,為可編程芯片系統(tǒng)(SOPC)提供全面的設計環(huán)境。Quartus II軟件含有FPGA和CPLD設計所有階段的解決方案。
          • 關(guān)鍵字: QuartusII  Max+PlusII  FPGA  

          硬件描述語言Verilog HDL設計進階之:使用函數(shù)實現(xiàn)簡單的處理器

          • 本實例使用Verilog HDL設計一個簡單8位處理器,可以實現(xiàn)兩個8位操作數(shù)的4種操作。在設計過程中,使用了函數(shù)調(diào)用的設計方法。
          • 關(guān)鍵字: VerilogHDL  函數(shù)  處理器  FPGA  

          硬件描述語言Verilog HDL設計進階之:自動轉(zhuǎn)換量程頻率計控制器

          • 本實例使用Verilog HDL設計一個可自動轉(zhuǎn)換量程的頻率計控制器。在設計過程中,使用了狀態(tài)機的設計方法,讀者可根據(jù)綜合實例6的流程將本實例的語言設計模塊添加到自己的工程中。
          • 關(guān)鍵字: VerilogHDL  頻率計控制器  FPGA  

          基于PXI總線的航天設備測試用高精度恒流源的設計與實現(xiàn)

          • 給出了一種基于PXI總線的高精度恒流源的實現(xiàn)方法,介紹了其電路各個組成部分。測量結(jié)果其精度和分辨率均為15.7位,可應用于要求高精度的測試系統(tǒng)。
          • 關(guān)鍵字: 高精度恒流源  PXI總線  FPGA  

          硬件描述語言Verilog HDL設計進階之: 典型實例-狀態(tài)機應用

          • 狀態(tài)機設計是HDL設計里面的精華,幾乎所有的設計里面都或多或少地使用了狀態(tài)機的思想。狀態(tài)機,顧名思義,就是一系列狀態(tài)組成的一個循環(huán)機制,這樣的結(jié)構(gòu)使得編程人員能夠更好地使用HDL語言,同時具有特定風格的狀態(tài)機也能提高程序的可讀性和調(diào)試性。
          • 關(guān)鍵字: VerilogHDL  狀態(tài)機  FPGA  

          硬件描述語言Verilog HDL設計進階之: 邏輯綜合的原則以及可綜合的代碼設計風格

          • 用always塊設計純組合邏輯電路時,在生成組合邏輯的always塊中,參與賦值的所有信號都必須有明確的值,即在賦值表達式右端參與賦值的信號都必需在always @(敏感電平列表)中列出。
          • 關(guān)鍵字: VerilogHDL  邏輯綜合  FPGA  

          基于CPLD的片內(nèi)振蕩器設計及其優(yōu)化

          • 本文介紹一種通用的基于CPLD的片內(nèi)振蕩器設計方法,它基于環(huán)形振蕩器原理,只占用片上普通邏輯資源(LE),無需使用專用邏輯資源(如MaxII中的UFM),從而提高了芯片的資源利用率。
          • 關(guān)鍵字: 片內(nèi)振蕩器  SoC  CPLD  

          基于CPLD的數(shù)字延遲線設計

          • 如果僅用一個延遲模塊就能同時完成脈沖前后沿的延遲,這樣就即節(jié)省了電路制作成本又提高了延遲線的延遲精度。本文正是基于這一思想并使用CPLD芯片來實現(xiàn)數(shù)字延遲線的設計的。
          • 關(guān)鍵字: 數(shù)字延遲線  延遲誤差  CPLD  

          基于CPLD的CMI編碼的實現(xiàn)

          • 本文針對光纖通信傳輸碼型的要求和CMI碼的編碼原理,介紹了一種以EPM系列7064芯片為硬件平臺,以Max+PlusⅡ為軟件平臺,以VHDL為開發(fā)工具,適合于CPLD實現(xiàn)的CMI編碼器的設計方案。
          • 關(guān)鍵字: CMI編碼  光纖通信  CPLD  

          基于FPGA的可配置判決反饋均衡器的設計

          • 在移動通信和高速無線數(shù)據(jù)通信中,多徑效應和信道帶寬的有限性以及信道特性的不完善性導致數(shù)據(jù)傳輸時不可避免的產(chǎn)生碼間干擾,成為影響通信質(zhì)量的主要因素,而信道的均衡技術(shù)可以消除碼間干擾和噪聲,并減少誤碼率。其中判決反饋均衡器(DFE)是一種非常有效且應用廣泛得對付多徑干擾得措施。
          • 關(guān)鍵字: 無線數(shù)據(jù)通訊  可配置均衡器  FPGA  

          Verilog HDL基礎(chǔ)之:實例5 交通燈控制器

          • 本實例通過Verilog HDL語言設計一個簡易的交通等控制器,實現(xiàn)一個具有兩個方向、共8個燈并具有時間倒計時功能的交通燈功能。
          • 關(guān)鍵字: VerilogHDL  華清遠見  FPGA  交通燈控制器  

          基于FPGA的CAN總線轉(zhuǎn)換USB接口的設計方案

          借助MATLAB算法數(shù)學模型實現(xiàn)FPGA浮點定點轉(zhuǎn)換

          • 當創(chuàng)建一個 DSP 算法的數(shù)學模型時,MATLAB 是天然之選,且出于硬件考慮,可以無阻礙地使用。將一個算法轉(zhuǎn)換為在 FPGA 上實現(xiàn)的定點模型是一個復雜的、可從 AccelDSP Synthesis 綜合工具提供的自動化、加速和可視化功能中大大受益的過程。
          • 關(guān)鍵字: DSP算法  matlab  FPGA  

          FPGA最小系統(tǒng)之:實例1 在Altera的FPGA開發(fā)板上運行第一個FPGA程序

          • 本節(jié)旨在通過給定的工程實例——“蜂鳴器播放梁祝音樂”來熟悉Altera Quartus II軟件的基本操作、設計、編譯及仿真流程。同時使用基于Altera FPGA的開發(fā)板將該實例進行下載驗證,完成工程設計的硬件實現(xiàn),熟悉Altera FPGA開發(fā)板的使用及配置方式。
          • 關(guān)鍵字: Cyclone  Altera  FPGA  QuartusII  FPGA最小系統(tǒng)  

          FPGA最小系統(tǒng)之:硬件系統(tǒng)的調(diào)試方法

          • 隨著FPGA芯片的密度和性能不斷提高,調(diào)試的復雜程度也越來越高。BGA封裝的大量使用更增加了板子調(diào)試的難度。所以在調(diào)試FPGA電路時要遵循一定的原則和技巧,才能減少調(diào)試時間,避免誤操作損壞電路。
          • 關(guān)鍵字: BGA封裝  ASRAM  FPGA  QuartusII  FPGA最小系統(tǒng)  
          共6999條 80/467 |‹ « 78 79 80 81 82 83 84 85 86 87 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473