色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld/fpga

          基于ARM+FPGA的食用花生油質(zhì)量快速檢測儀的設計

          • 采用ARM+FPGA結(jié)構(gòu)給出一種高性能的便攜式食用花生油質(zhì)量快速分析儀的設計。將可編程片上系統(tǒng)應用到儀器開發(fā)中,簡化系統(tǒng)硬件電路,提高系統(tǒng)設計靈活性。充分利用ARM芯片的高效控制功能結(jié)合FPGA靈活的多硬件接口模擬特性,便于攜帶,適合現(xiàn)場免化學試劑快速檢測。
          • 關鍵字: ARM  檢測儀  FPGA  

          全新EDK8.1簡化嵌入式設計

          面向 FPGA 的 ESL 工具

          • 幫助軟件開發(fā)者進行可編程硬件設計
          • 關鍵字: ESL  FPGA  

          MATLAB 算法面向 FPGA 的浮點定點轉(zhuǎn)換

          基于CCD16點數(shù)學模型的全自動焦度計光學圖像系統(tǒng)的設計

          • 全自動焦度儀光學系統(tǒng)是產(chǎn)品設計的核心,為了提高自動焦度計的測量精度,提出一種新的測量圖像。該圖像在建立了16點數(shù)學模型并推導了鏡片相關參數(shù)的計算方法。該算法將16個點分為四組進行計算,并取各組計算結(jié)果
          • 關鍵字: 自動焦度計  16點數(shù)學模型  FPGA  面陣CCD  

          在選用FPGA進行設計時如何降低功耗

          • 傳統(tǒng)意義上,ASIC和CPLD是低功耗競爭中當仁不讓的贏家。但是由于相對成本較高,且用戶對高端性能和額外邏輯的要求也越來越多,在低功耗應用中使用CPLD正在失去優(yōu)勢。ASIC也面臨相同的風險。而例如FPGA這樣日益增長的可編程半導體器件正逐步成為備受青睞的解決方案。
          • 關鍵字: 低功耗  ASIC  CPLD  可編程半導體器件  

          基于AD7892SQ和CPLD的數(shù)據(jù)采集系統(tǒng)

          • 0 引 言  本系統(tǒng)以AD7892SQ和CPLD(復雜可編程邏輯器件)為核心設計了一個多路信號采集電路,包括模擬多路復用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語言V
          • 關鍵字: EDA  CPLD  FPGA  

          基于ARM與FPGA控制的LTC2207在寬帶頻率特性測試儀數(shù)據(jù)采集中的應用

          • 引言數(shù)據(jù)采集技術是一種流行且實用的電子技術。它廣泛應用于信號檢測、信號處理、儀器儀表等領域。近年來,隨著數(shù)字化技術的不斷發(fā)展,數(shù)據(jù)采集技術也呈現(xiàn)出速度更高、通道更多、數(shù)據(jù)量更大的發(fā)展趨勢。本
          • 關鍵字: A/D  LTC2207  FPGA  數(shù)據(jù)采集技術  

          一種基于FPGA核系統(tǒng)的智能429-422信號轉(zhuǎn)換模塊的設計

          • 一種智能信號轉(zhuǎn)換模塊的設計方法。這種智能模塊采用了基于FPGA嵌入式軟核系統(tǒng),是基于NiosII軟核處理器的架構(gòu),可以在模塊上完全實現(xiàn)外部總線信號之間相互轉(zhuǎn)換,無需驅(qū)動程序或操作系統(tǒng)的干預。同時對用戶邏輯設計、用戶邏輯集成、固件設計技術等內(nèi)容進行了詳細的介紹。
          • 關鍵字: 智能  信號轉(zhuǎn)換  FPGA  模塊  

          分布式錄波器高精度同步時鐘信號的實現(xiàn)

          • 同步時鐘信號是分布式錄波器系統(tǒng)任務順利完成的關鍵。介紹一種利用可編程CPLD器件實現(xiàn)性能優(yōu)良的分布式同步信號源。通過高度集成,將IRIG-B(DC)解碼器以及系統(tǒng)的各種同步邏輯電路集成在一個MAXII570芯片中,構(gòu)成一個高精度同步系統(tǒng),從而達到最佳同步效果。
          • 關鍵字: 分布式同步邏輯  IRIG-B  CPLD  

          基于FPGA技術高頻疲勞試驗機控制器的設計

          • 現(xiàn)場可編程門陣列FPGA(FieldProgrammable Gate Array)是美國Xilinx公司于1984年首先開發(fā)的一種通用型用戶可編程器件。FPGA既具有門陣列器件的高集成度和通用性,又有可編程邏輯器件用戶可編程的靈活性。
          • 關鍵字: 定時器  FPGA  高頻疲勞試驗機  單片機  控制器  

          信號處理器設計

          • 該系統(tǒng)很好的實現(xiàn)了3G移動終端處理功能,但實際環(huán)境比仿真環(huán)境更復雜,需要給出解決辦法,然后再驗證。目前該方案實現(xiàn)了384 kb/s工作,使用3個時隙(每個時隙128 kb/s)
          • 關鍵字: MAX2410  FFT  FPGA  

          基于FPGA+ARM的高速計算機屏幕信息記錄系統(tǒng)

          • 介紹一種自主研發(fā)的高速計算機屏幕信息記錄系統(tǒng)。該系統(tǒng)支持VGA/DVI輸入,支持SVGA、XGA、SXGA、UXGA等多種計算機屏幕分辨率圖像的連續(xù)壓縮和存儲。實驗表明,本系統(tǒng)的單幀圖像壓縮性能接近JPEG2000標準,PSNR值優(yōu)于JPEG標準。
          • 關鍵字: 計算機屏幕信息記錄系統(tǒng)  VGA/DVI  FPGA+ARM  

          基于ARM和FPGA的全自動拉絲機控制系統(tǒng)設計

          • 根據(jù)拉絲機的工作原理以及拉絲過程中對拉絲機各部件的動作要求,提出采用32位RISC處理器ARM7和FPGA作為主控制器和從控制器,實現(xiàn)嵌入式全自動拉絲機控制系統(tǒng)的設計。該控制系統(tǒng)穩(wěn)定可靠、精度高、成本低、可移植性強,具有一定的推廣價值。
          • 關鍵字: 拉絲機  RISC  FPGA  

          全面解析FPGA與DSP,兩者區(qū)別竟然這么大

          • PGA是一種可編程的硅芯片,DSP是數(shù)字信號處理,當系統(tǒng)設計人員在項目的架構(gòu)設計階段就面臨到底采用FPGA還是DSP的重要問題。本文將首先分別介紹FPGA和DSP的特點,然后再從內(nèi)部資源、編程語言、功能多個角度解析兩者的不同。
          • 關鍵字: DSP  UART  FPGA  
          共6999條 92/467 |‹ « 90 91 92 93 94 95 96 97 98 99 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473