dsp+fpga 文章 進入dsp+fpga技術社區(qū)
ARM在數(shù)字化遠程視頻監(jiān)控系統(tǒng)的應(05-100)
- 本文針對低設備成本、低運行成本和超遠距離的視頻監(jiān)控系統(tǒng)應用提出了解決方案,使用ARM嵌入式處理器和Linux操作系統(tǒng)構建嵌入式系統(tǒng),開發(fā)出可實際應用的遠程視頻監(jiān)控系統(tǒng),適用于低分辨率、低成本、長距離的監(jiān)控應用。……
- 關鍵字: ARM 嵌入式系統(tǒng) FPGA
數(shù)據轉換器串引LVDS接口改善板布線(05-100)
- 系統(tǒng)往往需要信號傳輸,在信號傳輸中不希望共模信號,共模信號處理困難。某些設計把來自傳感器輸出的單端信號轉換為全差分信號,然后,把此信號送到差分輸出ADC下游。這樣做的優(yōu)點是在差分線上引起的最大噪聲在兩條線上是共同的(假定差分線是對稱的)。
- 關鍵字: NS DSP ADC12QS065
基于FPGA的高速可變周期脈沖發(fā)生器的設計
- 1 引 言 要求改變脈沖周期和輸出脈沖個數(shù)的脈沖輸出電路模塊在許多工業(yè)領域都有運用。采用數(shù)字器件設計周期和輸出個數(shù)可調節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點,本文采用Atelra公司的可編程芯片F(xiàn)PGA設計了一款周期和輸出個數(shù)可變的脈沖發(fā)生器。經過板級調試獲得良好的運行效果。 2 總體設計思路 脈沖的周期由高電平持續(xù)時間與低電平持續(xù)時間共同構成,為了改變周期,采用兩個計數(shù)器來分別控制高電平持續(xù)時間和低電平持續(xù)時間。計數(shù)器采用可并行加載初始值的N位減法計數(shù)器。設定:
- 關鍵字: FPGA 脈沖發(fā)生器
賽靈思創(chuàng)始人Ross Freeman因發(fā)明 FPGA榮登 2009 美國發(fā)明家名人堂
- 賽靈思公司日前宣布,賽靈思共同創(chuàng)始人之一 Ross Freeman 因發(fā)明現(xiàn)場可編程門陣列 (FPGA)榮登2009 美國發(fā)明家名人堂。 FPGA 是一種可配置的電子線路,內含可配置邏輯元件和可配置互聯(lián)元件。美國發(fā)明家名人堂是美國知名的非盈利性機構,其宗旨是獎勵和推動創(chuàng)新和發(fā)明。每年都有一批新的發(fā)明家入選名人堂,以獎勵他們的專利發(fā)明為人類、社會和經濟進步做出的卓越貢獻。 Freeman先生的發(fā)明是一塊全部由“開放式門”組成的計算機芯片,其專利號為 4,870,
- 關鍵字: 賽靈思 FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473