fpga ip 文章 進入fpga ip技術社區(qū)
基于FPGA的16抽頭FIR數(shù)字低通濾波器設計與仿真
- 摘要 采用改進并行分布式算法設計了一種16抽頭FIR數(shù)字低通濾波器,首先用Matlab工具箱中的FDATool設計濾波器系數(shù),然后使用硬件描述語言Verilog HDL和原理圖,實現(xiàn)了子模塊和系統(tǒng)模塊設計,在Matlab與QuartusII中對系統(tǒng)模塊進行聯(lián)合仿真。仿真結果表明,設計系統(tǒng)性能穩(wěn)定,濾波效果良好,且實用性較強。 數(shù)字濾波器分為有限沖激響應(FIR)和無限沖激響應(IIR)兩種。其中,F(xiàn)IR數(shù)字濾波器在實現(xiàn)任意幅頻特性的同時能夠保證嚴格的線性相位特性。由于其單位沖激響應是有限的,沒有
- 關鍵字: FPGA 低通濾波器 Matlab
富士施樂公司授予Altera 2014年度優(yōu)秀合作伙伴獎
- Altera公司今天宣布,獲得富士施樂有限公司2014年度優(yōu)秀合作伙伴獎。富士施樂公司總部位于日本,在亞太地區(qū)開發(fā)、生產并銷售靜電復印(或者電子照相復印)以及文檔相關產品和服務。這是Altera連續(xù)第二年獲得富士施樂公司的優(yōu)秀合作伙伴獎,Altera FPGA和SoC可編程邏輯器件和技術以其優(yōu)異的技術、極高的性價比和出眾的交付能力而再次獲得這一最高榮譽。 富士施樂有限公司副總裁兼采購部執(zhí)行總經理Tomoyuki Matsuura評論說:“多年以來,Altera一直為我們的業(yè)務提供可靠
- 關鍵字: Altera FPGA SoC
利用信號平均技術,消除噪聲干擾,提升重復信號采樣的精準度
- 許多高速數(shù)據(jù)采集應用,如激光雷達或光纖測試等,都需要從嘈雜的環(huán)境中采集小的重復信號,因此對于數(shù)據(jù)采集系統(tǒng)的設計來說,最大的挑戰(zhàn)就是如何最大限度地減少噪聲的影響。利用信號平均技術,可以讓您的測量測試系統(tǒng)獲取更加可靠的、更加有效的測試數(shù)據(jù)。 通常情況下,在模擬信號的測試中,所采集到的數(shù)據(jù)往往夾雜著一些不需要的、隨機的內容,這些數(shù)據(jù)是由周圍的干擾或者測試誤差所引起的,我們稱之為隨機噪聲,這種噪聲可能會影響我們的目標信號,也就是我們需要采集的數(shù)據(jù)。而采用信號平均技術,則可以減少隨機噪聲的影響,提升信噪比
- 關鍵字: 凌華 FPGA DSP PCIe-9852 201409
基于FPGA/CPLD的高速數(shù)據(jù)采集系統(tǒng)設計
- 0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機,系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點是數(shù)學運算能力差;受限于計算機插槽數(shù)量和中斷資源;不便于連接與安裝;易受機箱內電磁環(huán)境的影響。這些問題遏制了基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進一步開發(fā)和應用。因此,需要一種更為簡便通用的方式完成采集系統(tǒng)和計算機數(shù)據(jù)的交互。 數(shù)據(jù)采集系統(tǒng)性能的好壞,主要取決于它的精度和速度。在保證精度的條件下應盡可能地提高采樣速度,以滿足實時采集、實時處理和實時控制的要求。實踐表明,采用ARM 32位嵌入式微處理器作為控
- 關鍵字: FPGA PCI總線 ARM
一款基于FPGA的CDMA調制/解調模塊設計
- 任何信息需要借助聲、光、電信 號進行傳遞,由于光信號和電信號在海水中的衰減比較嚴重,而聲波是人類迄今為止已知的惟一能在水中遠距離傳播的能量形勢,因此,近些年海洋中的水聲通信系統(tǒng)的研究以及開發(fā)成了熱點。水聲通信是指利用水聲信道進行通信雙方數(shù)據(jù)傳輸?shù)耐ㄐ畔到y(tǒng),水聲通信系統(tǒng)構成與傳統(tǒng)的無線電通信系統(tǒng)構成具有極大的相似性,但是水聲通信系統(tǒng)是將電信號轉換成聲信號,攜載信息的聲信號在水中進行傳播完成系統(tǒng)的數(shù)據(jù)傳輸。 1 水聲通信系統(tǒng)的總體結構 基于CDMA的水聲通信調制/解調系統(tǒng)的設計框圖如圖1所示,
- 關鍵字: FPGA CDMA ADS7800
美高森美和eInfochips合作提高關鍵性航空電子系統(tǒng)開發(fā)和設計的效率、可靠性和性能
- 致力于提供低功耗、安全、可靠與高性能半導體技術方案的領先供應商美高森美公司(Microsemi Corporation) 和技術研發(fā)服務領先企業(yè)eInfochips宣布共同合作為航空航天工業(yè)提供DO-254兼容設計服務。建設關鍵性航空電子系統(tǒng)的企業(yè)現(xiàn)在能夠利用美高森美獲獎的SmartFusion2®和IGLOO2®等基于FPGA產品的配置翻轉免疫能力(immunity to configuration upsets),并且能夠依賴eInfochips部署的先進設計實踐來提升設計效率、可
- 關鍵字: 美高森美 eInfochips FPGA
一種基于FPGA的全光纖電流互感器控制電路設計
- 電流互感器作為高壓電網檢測主要設備,不僅為電能的計量提供參數(shù),而且是為繼電保護提供動作的依據(jù)。隨著國家智能電網和特高壓電網的發(fā)展,傳統(tǒng)電磁式電流互感器逐漸暴露出其致命缺陷,例如高電壓等級時絕緣極為困難、更高電壓下易磁飽和導致測量精度下降等。相比之下,光纖電流互感器具有抗電磁干擾能力強、絕緣可靠、測量精度高、結構簡單和體積小巧等諸多優(yōu)點,是當前研究熱點。作為光纖電流互感器的核心部件,其檢測和控制電路對電流檢測精度和范圍具有非常重要的影響。 目前檢測和控制電路實現(xiàn)主要有兩種方案,一種是以數(shù)字信號處理
- 關鍵字: FPGA DSP 互感器
FPGA復位的可靠性設計方案詳解
- 對FPGA設計中常用的復位設計方法進行了分類、分析和比較。針對FPGA在復位過程中存在不可靠復位的現(xiàn)象,提出了提高復位設計可靠性的4種方法,包括清除復位信號上的毛刺、異步復位同步釋放、采用專用全局異步復位/置位資源和采用內部復位。上述方法可有效提高FPGA復位的可靠性。 對FPGA芯片而言,在給芯片加電工作前,芯片內部各個節(jié)點電位的變化情況均不確定、不可控,而這種不確定且不可控的情況會使芯片在上電后的工作狀態(tài)出現(xiàn)錯誤。因此,在FPGA的設計中,為保證系統(tǒng)能可靠進進入工作狀態(tài),以及避免對FPGA輸
- 關鍵字: FPGA 異步復位 異步復位
基于Nios Ⅱ嵌入式軟核多處理器系統(tǒng)研究
- 0 引言 基于SoPC 技術開發(fā)的嵌入式Nios Ⅱ軟核多處理器系統(tǒng)具有可自主設計,重構性好,軟硬件裁剪容易,系統(tǒng)擴充升級方便,能兼顧性能、體積、功耗、成本、可靠性等方面的要求。研發(fā)嵌入式Nios Ⅱ軟核多處理器系統(tǒng),是提高嵌入式系統(tǒng)性價比和實用性一種有效途徑。 1 片上Nios Ⅱ嵌入式軟核多處理器系統(tǒng) 嵌入式系統(tǒng)的核心是RISC 處理器,具有代表性的RISC軟核處理器是Nios Ⅱ處理器。軟核處理器是指用編程的方法生成的處理器。是一種將硬件邏輯、智能算法、硬件描述語言和編程有機的
- 關鍵字: FPGA Nios Ⅱ SoPC
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473