- 摘要 基于Flash存儲器的Hamming編碼原理,在Altera QuartusⅡ7.0開發(fā)環(huán)境下,實現ECC校驗功能。測試結果表明,該程序可實現每256 Byte數據生成3 Byte的ECC校驗數據,能夠檢測出1 bit錯誤和2 bit錯誤,對于1 bit錯誤
- 關鍵字:
Flash FPGA NAND ECC
- 隨著半導體工藝技術的迅猛發(fā)展,現場可編程邏輯器件FPGA的集成度迅速提高,已達到百萬門量級,與此同時,FPGA中的邏 ...
- 關鍵字:
ARM FPGA 加載配置
- 摘要:提出一種通過兩個二階節(jié)級聯構成四階IIR數字橢圓濾波器的設計方法,并利用Matlab仿真軟件設計了通帶內波紋不大于0.1 dB,阻帶衰減不小于42 dB的IIR數字濾波器。論述了一種采用可編程邏輯器件,通過VHDL硬件描
- 關鍵字:
Matlab FPGA IIR 數字濾波器
- 在現代數字通信中,對數據傳輸容量和傳輸效率的要求越來越高,因此經常依據時分復用[1]的原理通過數字復接與分...
- 關鍵字:
數字復接技術 FPGA 時分復用
- 摘要:在FPGA設計中,為了成功地操作,可靠的時鐘是非常關鍵的。設計不良的時鐘在極限的溫度、電壓下將導致錯誤的行為。在設計PLD/FPGA時通常采用如下四種類型時鐘:全局時鐘、門控時鐘、多級邏輯時鐘和波動式時鐘。
- 關鍵字:
FPGA 時鐘設計
- 1 引 言 在雷達及聲納信號處理系統(tǒng)中,波束形成算法通常采用DSP軟件編程實現,控制邏輯電路采用CPLD來完成,這種方法具有軟件編程靈活、功能易于擴展的優(yōu)點,但對于實時性能要求很高的系統(tǒng),如雷達、聲納探測和
- 關鍵字:
FPGA 自適應波束 算法
- 針對高清圖像在中值濾波預處理過程中排序量多、速度慢的特點,提出適合鄰域圖像并行處理機的分塊存儲方法。在流水線結構下,1個時鐘周期可以并行處理32個3×3鄰域的中值濾波運算,實現了高速、實時的1 920×1 080灰度圖像中值濾波器。
- 關鍵字:
FPGA 中值濾波 硬件實現
- 萊迪思半導體公司日前宣布LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的規(guī)范。針對最近PCI – SIG研討會上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過了符合PCI - SIGPCIe 2.0規(guī)范和互操作性的測試,確保萊迪思的解決方案與現有的支持系統(tǒng)的PCIe 2.0具有互操作性。
- 關鍵字:
萊迪思 FPGA
- 全球可編程平臺領導廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布榮膺中國經濟CEO論壇“2011中國經濟-最佳推動力企業(yè)”獎。賽靈思公司全球高級副總裁、亞太地區(qū)執(zhí)行總裁湯立人(Vincent Tong)和亞太地區(qū)銷售與市場副總裁楊飛先生,出席了由東方企業(yè)家、經理人雜志、新民周刊、金融界、北京電視臺、香港科技大學商學院、中國企業(yè)國際發(fā)展協會聯合在北京發(fā)起主辦的 “中國經濟CEO論壇暨中國經濟成就獎評選頒獎盛典”。 商務部國際貿易經濟合作研究院研究員白明代表中國經濟CEO 論壇
- 關鍵字:
賽靈思 FPGA
- 萊迪思半導體公司(NASDAQ: LSCC)今日宣布LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的規(guī)范。針對最近PCI – SIG研討會上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過了符合PCI - SIGPCIe 2.0規(guī)范和互操作性的測試,確保萊迪思的解決方案與現有的支持系統(tǒng)的PCIe 2.0具有互操作性。
- 關鍵字:
萊迪思半導體 FPGA
- 一種基于FPGA控制全彩大屏幕顯示的設計,隨著數字技術的飛速發(fā)展,各種數字顯示屏也隨即涌現出來有LED、LCD、DLP等,各種數字大屏幕的控制系統(tǒng)多種多樣,有用ARM+FPGA脫機控制系統(tǒng),也有用PC+DVI接口解碼芯片+FPGA芯片聯機控制系統(tǒng),在這里我們講述一種不僅
- 關鍵字:
顯示 設計 大屏幕 全彩 FPGA 控制 基于
- FPGA器件的在線配置方法,摘要:介紹基于SRAM LUT結構的FPGA器件的上電配置方式;著重介紹采用計算機串口下載配置數據的方法和AT89C2051單片機、串行EEPROM組成的串行配置系統(tǒng)的設計方法及實現多任務電路結構中配置的方法,并從系統(tǒng)的復雜度、
- 關鍵字:
方法 配置 在線 器件 FPGA
- 摘要:采用FPGA實現四階IIR數字濾波器,通過兩個二階節(jié)級聯構成數字橢圓低通濾波器。通帶內波紋小于0.1dB,阻帶衰減大于32dB。 常用的數字濾波器有FIR數字濾波器和IIR數字濾波器。FIR數字濾波器具有精
- 關鍵字:
濾波器 數字 IIR FPGA 基于
- ??????? 我們生活的方方面面越來越受新技術的影響——從我們手中的電話到我們的閱讀方式。
整個工業(yè)界都在向數字領域轉變——一個涵蓋了軟件,網絡,處理器,以及傳感器的融合與信息交換的信息技術(IT)新世界。
是什么使這種改變如此不可抗拒,看起來沒有任何行業(yè)能夠阻止它的腳步?這當中有很多原因,從快速的物流和服務,到巨大的生產力。無論如何,最重要的還是性價比。事實證明,信息技術帶
- 關鍵字:
NI 嵌入式系統(tǒng) FPGA
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473