EEPW首頁(yè) >>
主題列表 >>
fpga ip
fpga ip 文章 進(jìn)入fpga ip技術(shù)社區(qū)
Top Down FPGA設(shè)計(jì)的黃金組合
- 電子技術(shù)的日新月異,不斷地改變著人們的生活方式。而世界電子技術(shù)及設(shè)計(jì)方法的發(fā)展,正在給中國(guó)的電子設(shè)計(jì)工程師們以新的挑戰(zhàn)和壓力。不能否認(rèn),目前中國(guó)電子設(shè)計(jì)技術(shù)仍遠(yuǎn)遠(yuǎn)落后于發(fā)達(dá)國(guó)家水平,尤其是在電子技術(shù)的基礎(chǔ)產(chǎn)業(yè),即IC/ASIC方面。當(dāng)國(guó)人以國(guó)產(chǎn)計(jì)算機(jī),電視,VCD,影碟機(jī)等產(chǎn)業(yè)欣欣向榮,飛速發(fā)展而沾沾自喜的時(shí)候,卻不能不看到,幾乎所有的核心技術(shù)和幾乎所有的內(nèi)部關(guān)鍵集成電路,仍然印著國(guó)外半導(dǎo)體廠家的商標(biāo)。單從時(shí)間上看,國(guó)內(nèi)技術(shù)可能只落后一、二十年,但是我們更應(yīng)該看到:一方面,這一產(chǎn)業(yè)的發(fā)展是以非線性速度向前
- 關(guān)鍵字: ASIC FPGA 單片機(jī) 嵌入式系統(tǒng)
基于DSP和FPGA的電視觀瞄系統(tǒng)設(shè)計(jì)
- 電視觀瞄系統(tǒng)以FPGA為處理核心,實(shí)現(xiàn)紅外數(shù)字視頻信號(hào)的實(shí)時(shí)圖像處理,DSP實(shí)現(xiàn)了部分的圖像處理算法和FPGA的控制邏輯,并響應(yīng)中斷,實(shí)現(xiàn)數(shù)據(jù)通信和存儲(chǔ) 引言 許多光學(xué)觀瞄系統(tǒng)都增加了電視、紅外輔助(周視)觀瞄系統(tǒng),稱之為光電觀瞄系統(tǒng)。在該系統(tǒng)中,需要用電視或紅外成像來(lái)精確瞄準(zhǔn)目標(biāo),但光電系統(tǒng)所在的平臺(tái)總是處于運(yùn)動(dòng)狀態(tài),成像器件產(chǎn)生的圖像也就隨之運(yùn)動(dòng),通過(guò)CCD成像器件或紅外成像器件得到的圖像不能保證觀瞄精度。因此,克服平臺(tái)運(yùn)動(dòng)造成的成圖像旋轉(zhuǎn)是解決觀瞄精度的關(guān)鍵技術(shù)之一。目前的常用方法是機(jī)械消像旋,
- 關(guān)鍵字: DSP FPGA 單片機(jī) 電源技術(shù) 模擬技術(shù) 嵌入式系統(tǒng) 圖像處理
ACTEL推出第三代FPGA編程工具
- Silicon Sculptor 3的數(shù)據(jù)吞吐量大,并具備更高的并行編程能力, 可從先前版本進(jìn)行無(wú)縫升級(jí) Actel公司宣布推出Silicon Sculptor 3現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 編程工具,提供龐大的數(shù)據(jù)吞吐量,且使用容易,并同時(shí)能降低整體的擁有成本。Silicon Sculptor 3包含一個(gè)高速USB 2.0接口,可讓用戶在一臺(tái)PC上連接多達(dá)12個(gè)編程器。此外,Silicon Sculp
- 關(guān)鍵字: ACTEL FPGA 編程工具 測(cè)量 測(cè)試 單片機(jī) 第三代FPGA 嵌入式系統(tǒng)
基于FPGA的數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)
- 在信息信號(hào)處理過(guò)程中,如對(duì)信號(hào)的過(guò)濾、檢測(cè)、預(yù)測(cè)等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號(hào)處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無(wú)限長(zhǎng)單位脈沖響應(yīng)(IIR)濾波器和有限長(zhǎng)單位脈沖響應(yīng)(FIR)濾波器兩種。對(duì)于應(yīng)用設(shè)計(jì)者,由于開(kāi)發(fā)速度和效率的要求很高,短期內(nèi)不可能全面了解數(shù)字濾波器相關(guān)的優(yōu)化技術(shù),需要花費(fèi)很大的精力才能使設(shè)計(jì)出的濾波器在速度、資源利用、性能上趨于較優(yōu)。而采用調(diào)試好的IP核需要向Altera公司購(gòu)買(mǎi)。本文采用了一種基于DSP Builder的FPGA設(shè)計(jì)方法,以一個(gè)低通的16階FIR濾
- 關(guān)鍵字: DSP FPGA 單片機(jī) 嵌入式系統(tǒng) 數(shù)字濾波器 信號(hào)處理
利用FPGA和新技術(shù),使LCD進(jìn)入HDTV市場(chǎng)
- 高清晰TV(HDTV)是液晶顯示(LCD)技術(shù)的最新應(yīng)用領(lǐng)域,它比標(biāo)準(zhǔn)LCD技術(shù)需要更高的分辨率,而數(shù)據(jù)速率和功耗也增加了。由于提高了數(shù)據(jù)速率,因此高速運(yùn)動(dòng)視頻需要專門(mén)的圖像處理算法。這些算法可以在現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)中實(shí)現(xiàn),將數(shù)字視頻信號(hào)正確的轉(zhuǎn)換、映射在顯示面板上。 LCD設(shè)計(jì)人員采用FPGA,可以靈活的重新配置圖像處理算法,在相同硬件平臺(tái)上,使所有產(chǎn)品中不同尺寸的LCD能夠適應(yīng)不斷增加的數(shù)據(jù)速率。特別是在數(shù)字消費(fèi)類市場(chǎng)上,F(xiàn)PGA能夠?yàn)閿?shù)字電視和顯示提供最有效的成本、性能和靈活性均衡方案。
- 關(guān)鍵字: FPGA 消費(fèi)電子 液晶顯示 LCD 消費(fèi)電子
在汽車娛樂(lè)電子中采用FPGA推動(dòng)的參考設(shè)計(jì)
- 汽車娛樂(lè)電子推動(dòng)了功能和容量的快速發(fā)展,促使設(shè)計(jì)人員在性能、成本和靈活性上做出綜合考慮。與其他汽車電子領(lǐng)域不同,多媒體圖形應(yīng)用高度可視化,其需求多變,在許多情況下甚至還沒(méi)有建立標(biāo)準(zhǔn)。汽車設(shè)計(jì)人員需要一個(gè)能夠提供最靈活、性能最佳而成本可控的解決方案??删幊踢壿嫞貏e是現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)便是這樣的解決方案。 在以前,專用集成電路(ASIC)能夠?yàn)橹圃焐烫峁┏杀拘б孑^好的芯片方案,因此,汽車圖形應(yīng)用在半導(dǎo)體方面一般選用ASIC。但是,ASIC開(kāi)發(fā)成本不斷攀升,降低批量?jī)r(jià)格、快速面市的要求以及功能復(fù)雜
- 關(guān)鍵字: FPGA 汽車電子 汽車電子
原型驗(yàn)證過(guò)程中的ASIC到FPGA的代碼轉(zhuǎn)換
- 在對(duì)ASIC設(shè)計(jì)進(jìn)行FPGA原型驗(yàn)證時(shí),由于物理結(jié)構(gòu)不同,ASIC的代碼必須進(jìn)行一定的轉(zhuǎn)換后才能作為FPGA的輸入 現(xiàn)代集成電路設(shè)計(jì)中,芯片的規(guī)模和復(fù)雜度正呈指數(shù)增加。尤其在ASIC設(shè)計(jì)流程中,驗(yàn)證和調(diào)試所花的時(shí)間約占總工期的70%。為了縮短驗(yàn)證周期,在傳統(tǒng)的仿真驗(yàn)證的基礎(chǔ)上,涌現(xiàn)了許多新的驗(yàn)證手段,如斷言驗(yàn)證、覆蓋率驅(qū)動(dòng)的驗(yàn)證,以及廣泛應(yīng)用的基于現(xiàn)場(chǎng)可編程器件(FPGA)的原型驗(yàn)證技術(shù)。 采用FPGA原型技術(shù)驗(yàn)證ASIC設(shè)計(jì),首先需要把ASIC設(shè)計(jì)轉(zhuǎn)化為FPGA設(shè)計(jì)。但ASIC是基于標(biāo)準(zhǔn)單元庫(kù),F(xiàn)P
- 關(guān)鍵字: FPGA 單片機(jī) 嵌入式系統(tǒng)
ADPCM語(yǔ)音編解碼電路設(shè)計(jì)及FPGA實(shí)現(xiàn)
- 近年來(lái),多媒體技術(shù)逐漸深入到人們的生活中。MP3播放器已經(jīng)成為流行的便攜式音頻播放設(shè)備,由于MP3編碼算法非常復(fù)雜,目前,一部分MP3播放器的錄音功能主要基于ADPCM算法和DSP來(lái)實(shí)現(xiàn)。本文闡述了ADPCM語(yǔ)音編解碼VLSI芯片的設(shè)計(jì)方法以及利用FPGA的硬件實(shí)現(xiàn)。 ADPCM算法及其編解碼器原理 ADPCM(Adaptive Differential Pulse Code Modulation,自適應(yīng)差分脈沖編碼調(diào)制)綜合了APCM的自適應(yīng)特性和DPCM系統(tǒng)的差分特性,是一種性能較好的波形編碼。它
- 關(guān)鍵字: FPGA 消費(fèi)電子 消費(fèi)電子
Actel低功耗的FPGA系列靜態(tài)功耗僅為5µW
- Actel 公司宣布推出業(yè)界最低功耗的現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) -- IGLOO™ 系列。這個(gè)以 Flash 為基礎(chǔ)的產(chǎn)品系列的靜態(tài)功耗為5µW,是最接近競(jìng)爭(zhēng)產(chǎn)品功耗的四分之一;與目前領(lǐng)先的PLD產(chǎn)品比較,更可延長(zhǎng)便攜式應(yīng)用的電池壽命達(dá)5倍,因而奠定了低功耗的新標(biāo)準(zhǔn)。 由于便攜式產(chǎn)品的生命周期短及市場(chǎng)競(jìng)爭(zhēng)激烈,設(shè)計(jì)人員必需不斷增加新的功能和復(fù)雜性,但卻不能耗用
- 關(guān)鍵字: Actel FPGA 單片機(jī) 靜態(tài)功耗 嵌入式系統(tǒng) 通訊 網(wǎng)絡(luò) 無(wú)線
XILINX宣布推出PLANAHEAD 8.2設(shè)計(jì)套件
- 進(jìn)一步擴(kuò)展 65-NM VIRTEX-5 FPGA性能優(yōu)勢(shì) 新版軟件可提高性能、加快設(shè)計(jì)收斂速度并提供了更好的信號(hào)完整性分析能力 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)宣布即日起推出PlanAhead™ 分層設(shè)計(jì)和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5 LX系列65nm FPGA器件。配合賽靈思公司的集成軟件環(huán)境(ISE͐
- 關(guān)鍵字: 65nm FPGA ISE PlanAhead Virtex-5 Xilinx 單片機(jī) 嵌入式系統(tǒng) 賽靈思 通訊 網(wǎng)絡(luò) 無(wú)線
fpga ip介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473