色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于FPGA“乒乓球比賽游戲機(jī)”的設(shè)計(jì)

          • 可編程邏輯器件FPGA以其開發(fā)周期短、成本低、功耗低、可靠性高等優(yōu)勢(shì),廣泛應(yīng)用于通信、航空、醫(yī)療等領(lǐng)域,近年來在消費(fèi)電子領(lǐng)域中的應(yīng)用也日漸增加。為進(jìn)一步挖掘FPGA在家庭娛樂如游戲機(jī)開發(fā)與應(yīng)用中的巨大商
          • 關(guān)鍵字: FPGA    

          三維圖像信息處理FPGA+DSP核心架構(gòu)的設(shè)計(jì)與實(shí)現(xiàn)

          • 三維圖像信息處理FPGA+DSP核心架構(gòu)的設(shè)計(jì)與實(shí)現(xiàn),三維圖像信息處理一直是圖像視頻處理領(lǐng)域的熱點(diǎn)和難點(diǎn),目前國(guó)內(nèi)外成熟的三維信息處理系統(tǒng)不多,已有的系統(tǒng)主要依賴高性能通用PC完成圖像采集、預(yù)處理、重建、構(gòu)型等囊括底層和高層的處理工作。三維圖像處理數(shù)據(jù)量特
          • 關(guān)鍵字: 核心  架構(gòu)  設(shè)計(jì)  實(shí)現(xiàn)  DSP  FPGA  圖像  信息  處理  三維  FPGA   dsp  

          2011年EPON將迎來騰飛時(shí)代

          •   根據(jù)國(guó)內(nèi)主要寬帶運(yùn)營(yíng)商的要求及規(guī)劃,未來的發(fā)展依然會(huì)以EPON為主,包括10G和1G的EPON。為了應(yīng)對(duì)國(guó)內(nèi)接入網(wǎng)市場(chǎng)對(duì)于EPON產(chǎn)品形態(tài)的需求,我們基于芯片設(shè)計(jì)了一些不同形態(tài)的解決方案:包括能提供2路硬件解碼或軟件解碼的VoIPONU的參考設(shè)計(jì);整合了4口以太網(wǎng)交換機(jī)的多用戶接入終端的參考設(shè)計(jì);高密度16口、24口以太網(wǎng)交換機(jī)的MDU參考設(shè)計(jì),以及計(jì)劃中的整合了16口IPPBX的參考設(shè)計(jì)等。   普然的10GEPON方案是一個(gè)基于FPGA的SoC(系統(tǒng)級(jí)芯片)MAC,其包涵一個(gè)強(qiáng)大的包處理引擎,從
          • 關(guān)鍵字: FPGA  EPON  SoC  

          新多核技術(shù)實(shí)現(xiàn)3G到4G平滑過渡

          •   當(dāng)DSP從過去的單核過渡到4核再到6核時(shí),不只提供了更強(qiáng)的處理能力,同時(shí)也對(duì)人們?cè)贒SP上開展的研發(fā)工作提出了新的挑戰(zhàn):第一是必須對(duì)以往的應(yīng)用程序做更多的優(yōu)化工作;第二是開發(fā)工具要能深入到程序運(yùn)行的各個(gè)細(xì)節(jié),并對(duì)程序的運(yùn)行情況進(jìn)行監(jiān)控;第三是解決耗電和散熱等問題,核心的增多必然會(huì)造成耗電的上升。   飛思卡爾在最新一代的多核DSP上率先采用了45納米工藝,這使得飛思卡爾最近推出的6核DSP產(chǎn)品在功耗和性能上都達(dá)到了業(yè)界的最高水平,完全可以滿足4G應(yīng)用的需求。作為業(yè)界第一個(gè)向市場(chǎng)推出商用6核DSP的廠
          • 關(guān)鍵字: 飛思卡爾  45納米  DSP  

          基于DSP 的新型球形機(jī)器人控制器設(shè)計(jì)

          • 針對(duì)新型球形機(jī)器人驅(qū)動(dòng)機(jī)構(gòu)的特點(diǎn),介紹了一種基于DSP的開環(huán)控制器軟硬件系統(tǒng)的設(shè)計(jì)方法,給出了系統(tǒng)的硬件電路、開環(huán)控制模型以及軟件控制流程。
          • 關(guān)鍵字: 控制器  設(shè)計(jì)  機(jī)器人  球形  DSP  新型  基于  

          基于FPGA的AGWN信號(hào)生成器

          • 在通信系統(tǒng)中分析計(jì)算系統(tǒng)抗噪聲性能時(shí),經(jīng)常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過分析AGWN的性質(zhì),采用自頂向下的設(shè)計(jì)思路,將AGWN信號(hào)分成若干模塊,最終使用Verilog硬件描述語言,完成了通信
          • 關(guān)鍵字: FPGA  AGWN  信號(hào)  生成器    

          FPGA在步進(jìn)電機(jī)控制中的應(yīng)用

          • 步進(jìn)電機(jī)是一種將電脈沖轉(zhuǎn)化為角位移的執(zhí)行機(jī)構(gòu)??梢酝ㄟ^控制脈沖數(shù)來控制步進(jìn)電機(jī)的角位移量,從而達(dá)到準(zhǔn)確定位的目的,同時(shí)可以通過控制脈沖頻率來控制電機(jī)的速度和加速度,從而達(dá)到調(diào)速的目的。由于步進(jìn)電機(jī)
          • 關(guān)鍵字: 應(yīng)用  控制  電機(jī)  步進(jìn)  FPGA  FPGA  控制系統(tǒng)  步進(jìn)電機(jī)  電機(jī)鐵芯  

          基于DSP的三相異步電動(dòng)機(jī)故障在線監(jiān)測(cè)的研究

          • DSP具有高速時(shí)鐘頻率和快速的運(yùn)算速度,為故障在線監(jiān)測(cè)提供了硬件支持。本文通過定子視在阻抗的分析,發(fā)揮DSP的數(shù)據(jù)處理能力,實(shí)現(xiàn)了對(duì)三相異步電動(dòng)機(jī)故障的在線監(jiān)測(cè)。
          • 關(guān)鍵字: DSP  三相異步電動(dòng)機(jī)  在線監(jiān)測(cè)    

          基于FPGA的簡(jiǎn)易數(shù)字存儲(chǔ)示波器設(shè)計(jì)

          • 0 引言
            高速數(shù)字化采集技術(shù)和FPGA技術(shù)的發(fā)展已經(jīng)對(duì)傳統(tǒng)測(cè)試儀器產(chǎn)生了深刻的影響。數(shù)字存儲(chǔ)示波器(DS0)是模擬示波器技術(shù)、數(shù)字化測(cè)量技術(shù)、計(jì)算機(jī)技術(shù)的綜合產(chǎn)物,他主要以微處理器、數(shù)字存儲(chǔ)器、A/D轉(zhuǎn)換器和D
          • 關(guān)鍵字: FPGA  數(shù)字存儲(chǔ)示  波器設(shè)計(jì)    

          基于FPGA的作戰(zhàn)系統(tǒng)時(shí)統(tǒng)設(shè)計(jì)

          • O 引言
            作戰(zhàn)系統(tǒng)時(shí)間的統(tǒng)一同步(時(shí)統(tǒng))的重要性越來越得到重視,只有保證整個(gè)系統(tǒng)處在同一時(shí)間的基準(zhǔn)上,才能實(shí)現(xiàn)真正意義上的以網(wǎng)絡(luò)為中心的信息戰(zhàn)、以精確制導(dǎo)武器系統(tǒng)對(duì)抗和以協(xié)同作戰(zhàn)方式為主的現(xiàn)代化戰(zhàn)爭(zhēng)。
          • 關(guān)鍵字: FPGA  系統(tǒng)    

          基于TMS32OF2812 DSP的雙足機(jī)器人樣機(jī)設(shè)計(jì)

          • 基于TMS32OF2812 DSP的雙足機(jī)器人樣機(jī)設(shè)計(jì),0 引言
            雙足機(jī)器人樣機(jī)是研究雙足行走的實(shí)驗(yàn)對(duì)象,為了研究的順利進(jìn)行,必須對(duì)機(jī)器人的自由度、驅(qū)動(dòng)方式、重量、高度等進(jìn)行合適的配置;這就需要自由度的分配簡(jiǎn)單合理、驅(qū)動(dòng)方案可靠易用以及機(jī)械結(jié)構(gòu)輕便結(jié)實(shí)。
          • 關(guān)鍵字: 樣機(jī)  設(shè)計(jì)  機(jī)器人  雙足  TMS32OF2812  DSP  基于  DSP  舵機(jī)  傳感器  雙足步行  

          基于DSP的運(yùn)動(dòng)控制器的開發(fā)

          • 基于DSP的運(yùn)動(dòng)控制器的開發(fā), 運(yùn)動(dòng)控制器是一種用于多種運(yùn)動(dòng)控制場(chǎng)合的上位控制單元,通常采用專業(yè)運(yùn)動(dòng)控制芯片或高速DSP來控制步進(jìn)電機(jī)或伺服電機(jī)。運(yùn)動(dòng)控制器與PC機(jī)構(gòu)成主從結(jié)構(gòu)。PC機(jī)負(fù)責(zé)人機(jī)交互界面的管理和控制系統(tǒng)的實(shí)時(shí)監(jiān)控工作;控制
          • 關(guān)鍵字: 開發(fā)  控制器  運(yùn)動(dòng)  DSP  基于  光學(xué)工程,運(yùn)動(dòng)控制器,DSP,CPLD  

          直擴(kuò)OQPSK系統(tǒng)載波跟蹤的設(shè)計(jì)及FPGA實(shí)現(xiàn)

          • 0引言載波同步是無線通信系統(tǒng)中一個(gè)重要的實(shí)際問題,是基帶信號(hào)處理的關(guān)鍵技術(shù)。導(dǎo)致載波頻率及相...
          • 關(guān)鍵字: FPGA  基帶信號(hào)處理  OQPSK  載波跟蹤  

          BF51x樹立數(shù)字信號(hào)處理器性價(jià)比新標(biāo)桿

          •   傳統(tǒng)基于微控制器的嵌入式應(yīng)用常常面臨新的挑戰(zhàn),一方面控制器的信息處理能力有限,難以滿足大量數(shù)據(jù)運(yùn)算任務(wù)的需求,增加DSP協(xié)處理器成為很多方案的不得已選擇。而另一方面,盡管當(dāng)前DSP處理器通常都具有很強(qiáng)的數(shù)據(jù)處理能力,然而系統(tǒng)必要的控制功能是DSP所不擅長(zhǎng)的。越來越多的系統(tǒng)面臨需要應(yīng)對(duì)多媒體數(shù)據(jù)處理、大量數(shù)據(jù)運(yùn)算、通信協(xié)議處理以及系統(tǒng)控制任務(wù),正是這樣的現(xiàn)實(shí)促進(jìn)了融合DSP和微控制器特性于一身的匯聚式處理器的應(yīng)用持續(xù)走俏。   ADI公司推出的Blackfin匯聚式處理器是一類新型16~32位嵌入式處
          • 關(guān)鍵字: ADI  DSP  Blackfin  
          共9876條 478/659 |‹ « 476 477 478 479 480 481 482 483 484 485 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473