色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于FPGA的鍵盤輸入累計存儲IP核的設計與驗證

          • 基于FPGA設計了一款通用鍵盤IP核,該核主要實現(xiàn)對鍵盤輸入信號的計算與存儲功能,并在quartusⅡ環(huán)境下使用VHDL語言,采用自頂向下設計方式,編輯生成RTL原理圖,并做了相關的時序仿真驗證。經(jīng)驗證此IP核具有較強的魯棒性和較高的反應速度,可作為基礎輸入模塊,為其他模塊提供有力控制輸入與數(shù)據(jù)支持。
          • 關鍵字: 鍵盤IP核  VHDL  FPGA  

          基于FPGA具有自適應功能的數(shù)據(jù)采集系統(tǒng)設計

          • 為了滿足工業(yè)上數(shù)據(jù)采集的自適應需要,本文采用FPGA設計實現(xiàn)了高速數(shù)據(jù)采集,整個系統(tǒng)分為高速數(shù)據(jù)采集模塊、數(shù)據(jù)緩沖模塊、數(shù)據(jù)存儲模塊。其中數(shù)據(jù)采集模塊對濾波放大后的輸入信號進行采樣,采樣率可調(diào);數(shù)據(jù)緩沖模塊負責對采樣得到的數(shù)據(jù)進行緩存:數(shù)據(jù)存儲模塊負責將緩存后的數(shù)據(jù)傳輸至存儲器進行存儲。使用Quartus Ⅱ仿真工具對各子模塊功能進行了時序仿真,最后介紹了本設計中制作的兩塊電路板并加以調(diào)試,測試結(jié)果表明本設計滿足系統(tǒng)指標。
          • 關鍵字: 自適應  程控放大器  FPGA  

          大規(guī)模FPGA設計中的C/C++解決方案

          • systemC和Handle-C,它們相應的開發(fā)系統(tǒng)為:CoCentric System Stadio和Celoxica DK1。這兩種語言都是在C/C++的基礎上根據(jù)硬件設計的需求加以改進和擴充,用戶可以在它們的開發(fā)環(huán)境編輯代碼,調(diào)用庫文件,甚至可以引進HDL程序,并進行仿真,最終生成網(wǎng)表文件,放到FPGA中執(zhí)行。
          • 關鍵字: EDA技術  C語言  FPGA  

          基于FPGA實現(xiàn)多路模擬信號自適應采集系統(tǒng)的設計

          • 目前,在PCM/FM遙測體系中模擬信號采集普遍采用8位量化,全部模擬信號均歸一化到O~5 V范圍內(nèi),隨著需要采集的模擬信號的類型多樣化,勢必增加信號調(diào)理電路的多樣性,不利于系統(tǒng)的簡化和模塊化。在量化位數(shù)一定的系統(tǒng)中,被衰減處理的信號中實際量化誤差等于N倍(N是信號被衰減的倍數(shù))的最小量化誤差,因此合理的信號調(diào)理電路和A/D取值是保證量化精度的關鍵。本文提供的方式有效地解決了這個問題,既簡化了前端信號調(diào)理電路的復雜度,又充分利用了A/D轉(zhuǎn)換器的輸入電壓動態(tài)范圍和量化位數(shù)優(yōu)勢,實現(xiàn)了對多路模擬信號的自適應采集
          • 關鍵字: 數(shù)據(jù)采集  信號調(diào)理  FPGA  

          基于FPGA的紅外成像導引頭信號調(diào)理卡設計

          • 紅外成像導引頭采用紅外焦平面陣列探測器,易受太陽光等雜散光的影響,評估雜散光對紅外探測器成像質(zhì)量的影響十分重要。由于導引頭輸出的信號一般采用LVDS或HOTLink格式傳輸,不能被雜散光測試設備直接接收,設計了一種圖像調(diào)理卡,采用FPGA為控制核心,將紅外探測器輸出的圖像信號進行格式轉(zhuǎn)換和調(diào)理后傳輸至雜散光測試設備。
          • 關鍵字: 導引頭  LVDS  FPGA  

          一種混合結(jié)構(gòu)高速LDPC編碼器的FPGA實現(xiàn)

          • 分析了準循環(huán)低密度奇偶校驗碼生成矩陣的結(jié)構(gòu)特點,討論了硬件可實現(xiàn)的三種常見編碼器結(jié)構(gòu),提出了一種混合結(jié)構(gòu)的FPGA實現(xiàn)方法。通過利用循環(huán)矩陣的結(jié)構(gòu)特性,增加少量硬件開銷,就可以實現(xiàn)編碼器高速編碼,滿足高速通信需求,吞吐量達1.36Gb/s。
          • 關鍵字: 奇偶校驗碼  循環(huán)矩陣  FPGA  

          SRAM型FPGA單粒子效應試驗研究

          • 針對軍品級SRAM型FPGA的單粒子效應特性,文中采用重離子加速設備,對Xilinx公司Virtex-II系列可重復編程FPGA中一百萬門的XQ2V1000進行輻射試驗。試驗中,被測FPGA單粒子翻轉(zhuǎn)采用了靜態(tài)與動態(tài)兩種測試方式。并且通過單粒子功能中斷的測試,研究了基于重配置的單粒子效應減緩方法。試驗發(fā)現(xiàn)被測FPGA對單粒子翻轉(zhuǎn)與功能中斷都較為敏感,但是在注入粒子LET值達到42MeV.cm2/mg時仍然對單粒子鎖定免疫。
          • 關鍵字: 單粒子效應  重離子加速設備  FPGA  

          基于FPGA的數(shù)據(jù)域邊界掃描測試向量發(fā)生器的設計與實現(xiàn)

          • 設計了一種基于FPGA的邊界掃描測試向量發(fā)生器,該發(fā)生器可以為邊界掃描故障診斷系統(tǒng)提供測試向量,并可計算測試向量的故障覆蓋率。與以往通過軟件提供測試向量的方法相比,該設計在速度和效率上有了較大提高。
          • 關鍵字: 邊界掃描測試向量  故障診斷  FPGA  

          基于FPGA的LCoS顯示驅(qū)動系統(tǒng)的設計與實現(xiàn)

          • 研究了硅基液晶(LCoS)場序彩色顯示驅(qū)動系統(tǒng)的設計與實現(xiàn).該系統(tǒng)以FPGA作為主控芯片,用兩片高速DDR2 SDRAM作為幀圖像存儲器.通過對圖像數(shù)據(jù)以幀為單位進行處理,系統(tǒng)將并行輸入的紅、綠、藍數(shù)據(jù)轉(zhuǎn)換成申行輸出的紅、綠、藍單色子幀.將該驅(qū)動系統(tǒng)與投影光機配合,實現(xiàn)了分辨率為800×600的LCoS場序彩色顯示.
          • 關鍵字: 硅基液晶  DDR  FPGA  

          基于FPGA和DSP的微型慣導系統(tǒng)

          • 慣導系統(tǒng)的硬件組成直接影響到系統(tǒng)的體積和解算速度,構(gòu)建合理的硬件系統(tǒng)直接關系到慣導系統(tǒng)的精度指標。針對某小型慣導系統(tǒng)對體積和解算精度的特殊要求,解決已有微型慣導系統(tǒng)的方案缺陷,提出一種工程實用強的慣導系統(tǒng)。該系統(tǒng)用FPGA作為采集控制慣性傳感器的核心芯片,設計了并行采集方案,32位浮點型高速DSP實現(xiàn)慣導解算。經(jīng)過轉(zhuǎn)臺測試與外場試驗表明:系統(tǒng)具有抗干擾能力強、實時響應迅速、慣性單元標定簡便、易實現(xiàn)等優(yōu)點,系統(tǒng)指標完全滿足原設計要求。
          • 關鍵字: 慣導系統(tǒng)  慣性傳感器  FPGA  

          基于FPGA的平方根升余弦濾波器設計

          • 為了滿足陸上集群無線電(TETRA)數(shù)字集群系統(tǒng)對基帶信號成形處理的要求,提出了一種用于TETRA數(shù)字集群系統(tǒng)的平方根升余弦(SRRC)濾波器設計,論述了基帶成形濾波和SRRC濾波器的基本原理,分析了窄帶調(diào)制帶寬限制、TETRA鄰道干擾限制和濾波器階數(shù)等需解決的問題,論述了濾波器參數(shù)設計和FIR濾波器FPGA實現(xiàn)等關鍵技術,完成了對基于FPGA的SRRC濾波器設計的仿真分析。
          • 關鍵字: 數(shù)字集群系統(tǒng)  基帶信號  FPGA  

          基于FPGA的LCoS驅(qū)動及圖像FFT變換系統(tǒng)設計

          • 本文設計了基于FPGA 的LCoS 驅(qū)動代碼及圖像的FFT 變換系統(tǒng), 為計算全息三維顯示圖像處理和顯示提供了硬件平臺。
          • 關鍵字: DDRII  全息三維顯示  FPGA  

          基于FPGA的精跟蹤系統(tǒng)

          • 主要研究空間激光通信系統(tǒng)中精跟蹤技術,根據(jù)精跟蹤系統(tǒng)的組成原理與工作原理,設計了一種輕小型化、智能化精跟蹤系統(tǒng),該系統(tǒng)以FPGA作為核心器件,完成光斑圖像采集、圖像濾波、光斑位置計算、數(shù)字控制補償函數(shù)及脫靶量的實時輸出等功能。同時系統(tǒng)可根據(jù)外部環(huán)境變化,自動調(diào)整相機閾值、開窗口位置、積分時間。搭建試驗系統(tǒng)完成精跟蹤實驗,實驗表明系統(tǒng)可實現(xiàn)脫靶量實時輸出3 000 Hz以上,符合精跟蹤控制系統(tǒng)技術指標要求。系統(tǒng)在像元分辨力為3μrad的情況下,實時跟蹤均方根值為1.17μrad,滿足空間激光通信對精跟蹤的要
          • 關鍵字: 空間激光通信  精跟蹤技術  FPGA  

          基于FPGA圖形字符加速的液晶顯示模塊

          • 在傳統(tǒng)的工業(yè)控制應用中,由于工業(yè)控制計算機中集成了高性能的顯卡,故通常采用工業(yè)控制計算機+液晶顯示器的體系結(jié)構(gòu),可方便地實現(xiàn)以圖形和字符為主的人機界面。而在對實時性能和可靠性要求比較高的航空航天領域,通常要求液晶顯示器內(nèi)部集成圖形顯示功能,以減輕主控處理器的負擔,并提高系統(tǒng)的實時性。重點介紹了如何利用FPGA實現(xiàn)基于Bresenham算法的2D圖形繪制(包括畫點、畫線、畫圓、畫橢圓),以及點陣字符和位圖在液晶屏上的顯示,并提出了顯示性能優(yōu)化的一系列策略。
          • 關鍵字: 圖形顯示  2D圖形繪制  FPGA  

          基于FPGA的簡易微機的結(jié)構(gòu)分析與實現(xiàn)

          • 微型計算機的原理及結(jié)構(gòu)一般不易理解掌握,利用FPGA來學習并構(gòu)建一個簡易微型計算機無疑是一個好方法,對EDA的軟硬件學習也是一個不錯的選擇,可為將來進行相關ASIC沒計打下良好的基礎。
          • 關鍵字: 微型計算機  FPGA  EDA  
          共9873條 90/659 |‹ « 88 89 90 91 92 93 94 95 96 97 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473